- 博客(10)
- 收藏
- 关注
原创 XILINX之约束篇
本篇文章简单总结使用XILINX FPGA时常用的约束文件添加方式以及语法格式,分别以及ISE14.7以及VIVADO19.1为例,进行说明。
2024-04-21 15:55:15 2387
原创 WIN10和Ubuntu双系统安装以及Synopsys工具环境的搭建
在学习数字IC的过程中,我们难免需要用到Synopsys的一系列工具,虚拟机的性能很多时候无法满足我们的需求,这个时候我们可以选择给自己电脑装一个双系统,使用起来也很方便,有条件的话,可以搞一台性能较好的电脑,装上双系统后,将LINUX系统配置成内网服务器,这个时候小组其他成员也就可以方便的使用我们搭建好的工具环境了。在文章最后我会附上将Ubuntu配置为内网服务器的方法。
2023-08-10 09:02:30 1673
原创 基于FPGA的DDS设计及仿真
DDS(Direct Digital Synthesizer),直接数字频率合成器,是一项关键的数字化技术。与传统的频率合成技术相比,其具有低成本、低功耗、高分辨率以及相位连续性好等优点,被广泛的应用于通信领域。利用DDS可以合成相位、频率以及幅度可控的信号波形。
2023-06-09 15:49:31 1820 2
原创 FPGA中非2的整数次方的除法和小数乘法实现方法
前阵子在处理图像处理相关的问题时,遇到了需要进行非2的整数倍的除法以及小数乘法问题,查阅网上的资料解决后,特意写本篇文章做一个小的总结。
2023-02-10 17:09:02 1010
原创 使用VIVADO中的MIG控制DDR3(AXI接口)四——MIG配置及DDR3读写测试
在之前的内容里,讲述了AXI和DDR3的基本知识,也做了一个用AXI IP核读写BRAM的测试实验。接下来,我们就将这些部分结合在一起,做一个用AXI IP核对DDR3进行读写测试的实验。
2022-11-06 10:40:27 13377 27
原创 使用VIVADO中的MIG控制DDR3(AXI接口)三——DDR3简介
在读写DDR3之前,需要了解DDR3的相关知识,而如果一开始就直接看DDR3的话,我们极有可能会感觉到一头雾水,不知道从哪下手,接下来,我们便从SDRAM一步步到DDR3,分步去学习相关的知识。
2022-11-05 21:56:42 9092 3
原创 使用VIVADO中的MIG控制DDR3(AXI接口)二——用AXI4读写BRAM测试
上篇文章主要讲了一些关于AXI的知识,有了这些理论,让我们进行一些简单的实验测试,加深对AXI协议的理解。
2022-11-04 22:01:36 4523 2
原创 使用VIVADO中的MIG控制DDR3(AXI接口)一——AXI简介
最近,因为需要,学习了AXI总线协议和DDR3相关的知识,花了很多的时间去找各种相关的资料,深刻明白查资料的不容易,这里将所学到的东西做一个总结,同时给需要的人提供一些便利,有问题的欢迎一起讨论学习、共同进步。
2022-11-04 20:59:11 6203 3
AXI总线对DDR3读写测试工程
2023-04-07
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人