zynq7000只使用PL的程序打包与加载

1、创建FPGA工程,设计PL程序并验证;
2、Create Block Design,添加Zynq处理器,设置中把所有的外部IO删除,添加QSPI接口,将速度设置为fast,Run Block Automation;
3、Generate Output Products,然后Create HDL Wrapper;
4、将设计好的PL工程在步骤3中生成的.v文件中进行实例化(包括IO)
5、编译综合后到处硬件文件(包含bitstream);
6、创建fsbl工程,编译;
7、Create Image文件,添加fsbl文件和bit文件;
8、Download Flash。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值