自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

分享信息化知识

玩转ICT、互联网、集成电路、软硬件等

  • 博客(1)
  • 资源 (7)
  • 收藏
  • 关注

原创 特定署名信息

本文由“网络空间安全”发布,2020年11月4日

2020-11-04 15:35:44 295

分保、等保、关保、密评联系与区别

分保、等保、关保、密评联系与区别

2022-05-10

openpiton-src-16-10-26-r4.tar.gz

普林斯顿大学的研究人员在本周举行的Hot Chips研讨会上公布了25核处理器Piton。该芯片是专门为数据中心和程序并行运行设计的,具有强大的可扩展性,可用于构建集成8000多个芯片打造超过20万核心的数据中心系统。该项目获得了美国国家科学基金会和DARPA的资助。目前版本的Piton芯片大小6毫米x6毫米,有超过4.6亿个晶体管,使用IBM的32纳米工艺制造,是至今学术机构开发的最复杂处理器。

2020-02-26

硬件原理图设计规范(精华版).docx

本文档为硬件开发原理图设计规范,主要包括第一部分设计规范、第二部分详细说明(原理图制图规范、电路设计、可靠性设计、信号完整性设计/电源完整性设计、系统相关设计、可生产性设计、可测试性设计)

2020-02-26

硬件设计开发指导(完整版).docx

硬件设计开发指导,我们最新制定和运行的开发指导文件 产品硬件项目的开发,首先是要明确硬件总体需求情况,如 CPU处理能力、存储容量及速度,I/O端口的分配、接口要求、电平要求、特殊电路(厚膜等)要求等等。其次,根据需求分析制定硬件总体方案,寻求关键器件及其技术资料、技术途径、技术支持,要比较充分地考虑技术可能性、可靠性以及成本控制,并对开发调试工具提出明确的要求,关键器件索取样品。第三,总体方案确定且评审通过后,撰写硬件和单板软件的详细设计,包括绘制硬件原理图、单板软件功能框图及编码、PCB布线,同时完成开发物料清单、新器件编码申请、物料申领等工作。第四,PCB裸板回板及物料采购到货后由焊工焊好1~2块单板,作单板调试,对原理设计中的各功能进行调测,必要时修改原理图并作记录。第五,软硬件系统联调,一般的单板需硬件人员、单板软件人员的配合,特殊的单板(如主机板)需比较大型软件的开发,参与联调的软件人员更多。一般地,经过单板调试后在原理及PCB布线方面有些调整,需经过多次投板迭代测试。第六,内部验收及转中试,硬件项目完成开发过程。

2020-02-26

10bitADC_lifule.m

The Pipelined ADC is a practical and efficient structure for moderate speed(1-200MS/s), moderate resolution (10-16 bits) ADCs. Below is a Simulink model for a pipelined ADC including non-idealities such as offsets, matching, and noise. The model resolution is very flexible, and system level techniques are easily added. A matlab script for processing the data is also included. pipelined_adc_model.mdl pipelined_adc_model_testscript.m The MDAC One of the major components in the pipeline ADC has traditionally been the Multiplying Digital to Analog Converter (MDAC). This unit preforms the subtraction, DAC, and residue multiplication of a typical pipeline stage. Shown below is an example 1.5 bit DAC:

2019-08-08

pipelined_adc_model_testscript.m

The Pipelined ADC is a practical and efficient structure for moderate speed(1-200MS/s), moderate resolution (10-16 bits) ADCs. Below is a Simulink model for a pipelined ADC including non-idealities such as offsets, matching, and noise. The model resolution is very flexible, and system level techniques are easily added. A matlab script for processing the data is also included. pipelined_adc_model.mdl pipelined_adc_model_testscript.m The MDAC One of the major components in the pipeline ADC has traditionally been the Multiplying Digital to Analog Converter (MDAC). This unit preforms the subtraction, DAC, and residue multiplication of a typical pipeline stage. Shown below is an example 1.5 bit DAC:

2019-08-08

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除