DC-DC的电路比LDO会复杂很多,噪声也更大,布局和layout要求更高,layout的好坏直接影响DC-DC的性能,所以了解DC-DC的layout至关重要。
一、Bad Layout
EMI,DC-DC的SW管脚上面会有较高的dv/dt, 比较高的dv/dt会引起比较大的EMI干扰;
地线噪声,地走线不好,会在地线上面会产生比较大的开关噪声,而这些噪声会影响到其它部分的电路;
布线上产生电压降,走线太长,会使走线上产生压降,而降低整个DC-DC的效率;
二、一般原则
开关大电流回路尽量短;
信号地和大电流地(功率地)单独走线,并在芯片GND处单点连接;
① 开关回路短
下图中红色LOOP1为DC-DC高边管导通,低边管关闭时的电流流向;绿色LOOP2的为高边管关闭,低边管开启时的电流流向;
为使这两个回路尽量小,引入更少的干扰,需要遵从如下几点原则:
电感尽量靠近SW管脚;
输入电容尽量靠近VIN管脚;
输入输出电容的地尽量靠近PGND脚;
使用铺铜的方式走线;
为什么要这么做?
走线过细过长会增大阻抗,