- 博客(6)
- 资源 (15)
- 问答 (1)
- 收藏
- 关注
转载 SNR、BER、Eb/N0之间的区别与联系
信噪比(S/N)是指传输信号的平均功率与加性噪声的平均功率之比,载噪比(C/N)指已经调制的信号的平均功率与加性噪声的平均功率之比,它们都以对数的方式来计算,单位为dB。对同一个传输系统而言,载噪比要比信噪比大,两者之间相差一个载波功率。当然载波功率与传输信号功率相比通常都是很小的,因而载噪比与信噪比在数值上十分接近。在调制传输系统中,一般采用载噪比指标;而在基带传输系统中,一般...
2019-12-28 16:57:54 1629
转载 信噪比SNR , Eb/N0 , Es/N0区别与联系之深入剖析
通信方向在做仿真时经常用到信噪比这个参数,而对于不同形式的信号所用到的信噪比的形式往往不同,所以有必要信噪比这一概念做深入的区分,避免混淆。 首先明确几个符号的意义 :S:信号的平均功率 &...
2019-12-28 16:48:04 4466
转载 vivado、ISE、quartus ii与notepad++的关联
我已经用惯了notepad++编写Verilog代码,很喜欢这款编辑器,功能真的非常强大。所以,当需要对vivado、ISE或quartus ii中的工程进行Verilog代码上的编写或修改时,只需双击工程中的设计模块便可以在notepad++上工作。不过,在此之前要将notepad++与FPGA应用设计工具进行关联,下面一一介绍:1、notepad++与vivado关联打开viva...
2019-12-28 16:32:01 687
原创 解决Quartus13.0sp1数字信号处理类IP核生成卡住以及仿真模型生成报错问题
问题1:DSP类IP核生成卡住以FFT IP核为例,生成时卡在如下界面这个问题需要到oracle官网下载最新的Java SE Runtime Environment 32位安装包,附上地址:https://www.oracle.com/technetwork/java/javase/downloads/jre8-downloads-2133155.html下载完成后,删除Quart...
2019-04-01 14:58:11 3768 9
转载 FPGA基础之逻辑单元(LE or LC)的基本结构
版权声明:转载请注明出处:http://blog.csdn.net/lg2lh https://blog.csdn.net/lg2lh/article/details/39083537逻辑单元在FPGA器件内部,用于完成用户逻辑的最小单元逻辑单元在ALTERA叫作(Logic Element,LE)LE,在XILNX中叫作LC(LOGIC CELL).1.逻辑单元与逻辑阵列&nb...
2019-03-06 14:15:38 1366
转载 FPGA中的亚稳态及其解决办法
转自http://www.cnblogs.com/linjie-swust/archive/2012/01/07/YWT.html1. 应用背景1.1 亚稳态发生原因 在FPGA系统中,如果数据传输中不满足触发器的Tsu和Th不满足,或者复位过程中复位信号的释放相对于有效时钟沿的恢复时间(recovery time)不满足,就可能产生亚稳态,此时触发器输出端Q...
2018-10-10 17:00:50 1948
基于Quartus II13.0sp1的网络芯片W5100的FPGA驱动程序
2019-04-01
TA创建的收藏夹 TA关注的收藏夹
TA关注的人