cpu arch之mips x86

mips 

比如龙芯1B
1B 芯片内部顶层结构由 AXI XBAR 交叉开关互连,其中 GS232、DC、AXI_MUX 作为主设备通过 3X3 交叉开关连接到系统; DC、 AXI_MUX 和 DDR2 作为从设备通过 3X3 交叉开关连接到系统。在 AXI_MUX 内部实现了多个 AHB 和 APB 模块到顶层 AXI 交叉开关的连接,其中DMA_MUX、GMAC0、GMAC1、USB 被 AXI_MUX 选择作为主设备访问交叉开关;AXI_MUX(包括confreg、SPI0、SPI1)、 AXI2APB、GMAC0、GMAC1、USB 等作为从设备被来自 AXI_MUX 的主设备访问。在 AXI2APB 内部实现了系统对内部 APB 接口设备的访问,这些设备包括 Watch Dog、RTC、PWM、I2C、CAN、NAND、UART 等


sparc

powerpc

x86

refer ro
Guide To RISC Processors - For Programmers And Engineers (2004).pdf

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值