![](https://img-blog.csdnimg.cn/72ea5c8083c64e7db32d9cb877b66542.jpeg?x-oss-process=image/resize,m_fixed,h_224,w_224)
一起来学架构艺术
文章平均质量分 95
以架构为主,包括了总线协议,异步电路等内容,以verilog和python实现
刘清帆
北京大学,
深度学习,海洋探测,IC,嵌入式相关
欢迎交流(真的希望大家多多和我交流,你们的反馈也是发现自己问题重要途径~)
我们一起努力!
展开
-
【架构艺术】(零) 环境搭建
今天尝试了如systemC,Chisel,MyHDL等方式来进行功能仿真,并生成波形到Wavedrom格式,后来发现对于学习这些简单架构,还是脑子里面根据规则进行仿真或者是编写verilog代码进行仿真即可。所以我们的环境依赖只有:安装wavedrom,点击安装即可必须要喷一下的是,它现在的icon真的好丑软件的教程可以参考附上学习参考:书籍:SOC设计方法与实现(第三版)、硬件架构的艺术知乎:链接在正文CSDN:链接在正文下面直接进入学习。原创 2023-10-13 01:20:40 · 446 阅读 · 0 评论 -
【SOC架构】(一)同步与异步信号
本章节主要参考《SOC设计方法与实现 第三版》也是整个SOC架构学习的起点,下面我们正式开始!GALS(Global Asynchronize Local Synchronize),即全局异步局部同步,这是顺应了多核SOC设计的潮流同时也符合EDA工具对同步电路设计的广泛支持。回顾:同步电路同步电路的定义触发器、寄存器都由一个统一的时钟控制。并且在同步电路中,为方便后端设计,一般使用统一触发方式(上升沿或下降沿中的一种)同步电路时序收敛:满足触发器的建立时间和保持时间。原创 2023-02-06 15:33:25 · 2776 阅读 · 0 评论