自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(5)
  • 问答 (2)
  • 收藏
  • 关注

原创 【学习记录】AXI总线协议

AXI协议的特点AXI协议一共有5个通道AXI中的通道都是单向的,就像水流只能从高处流向低处,上面每个通道后面表明了该通道哪里是数据的发出端,即水流的上游高地。每一个独立的channel都包括了一组信息和握手信号VALID/READY。

2023-05-05 18:23:44 255

原创 verilog自加为什么会出现高阻态

自加输出高阻态的原因

2022-07-30 15:27:19 3156

原创 关于verilog里<计数器位宽/求和结果位宽>的计算

关于计数器位宽计算的错误,以及加法器结果位宽如何计算的问题

2022-07-30 15:15:22 1215

原创 关于FIFO跨时钟域的一点思考

1-关于读写指针同步到哪里去的问题首先,同步到对侧时钟域会导致同步信号滞后于实际信号(同步完会变慢)其次,fifo的核心就是不要丢失数据。第三,满信号表示不要再写了,空信号表示不要再读了。综上,在判断空信号的时候,是读信号在追写信号,追上了则fifo为空,停止读取。这时如果是读信号同步到写时钟,则读信号比实际慢一些。那么当追上的时候(判断空),实际的读信号已经超过了写信号,违背了fifo空以后不能再读的规则。所以在判断空时,将写信号同步到读时钟域,这样写信号变慢,在判断空时,实际上还没空,留

2022-06-24 16:16:34 757

原创 HDLBits练习-有限状态机FSM

Exams/ece241 2013 q4-水位问题关于状态机,我一般会问自己几个问题:1、输入是什么?2、现态是什么?3、次态是什么?4、转换条件是什么?5、输出是什么?在这个问题中,输入是3个传感器,现态和次态是4个水位状态(water level),转换条件是3个传感器的值是什么情况,输出是水阀的开关状态。其中水阀分两类,一类是固定水阀(nominal flow),一类是辅助水阀(supplemental flow)。module top_module ( .

2021-10-30 14:03:22 404

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除