- 首先启动xilinx 11.5的XPS,创建一个新的工程先择 xilinx的Virtex6 ML605 Evalution Platform,然后按照默认选择一路NEXT到添加外设这一步,仅保留XUART 串口(选择16550标准串口)外设和dlmb,ilmb控制器(如图1所示)。
之后一路NEXT到工程主界面,这时系统已经自动配置好了ucf文件,直接生成比特流下载到板子里面就能在超级终端中看到 TestMemory程序中的打印内容。
- 下一步先生成自己的IP核,选择Hardware下拉子菜单的create or import peripheral选项,取名为plb_myip,一路NEXT到peripheral Implementation Support 页面,勾选下面两项(如果用verilog语言把第一项也勾选上)然后Finish。如图2所示:
一个新的IP核框架已经生成了,下面我们用编译工具(如UltraEdit32)在当前工程目录下的pcores/plb_myip_v1_00_a/hdl/vhdl目录中打开user_logic.vhd文件,添加相应的端口说明和用户逻辑。
led_e