![](https://img-blog.csdnimg.cn/20201014180756928.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
FPGA
tmxk13
这个作者很懒,什么都没留下…
展开
-
示波器的触发功能
前言:在使用示波器进行测量时,首先就是需要掌握选择何种触发方式来捕获特定的事件,所以充分理解触发的概念、原理以及设置方法是有效使用示波器的前提。本文以TO1000系列平板示波器为例,用最简洁的讲解从零开始建立对示波器触发的认识。一、触发的定义在文章的开始,我们给示波器的触发下一个明确的定义:只有满足一个预设的条件,示波器才会捕获一条波形,这个根据条件捕获波形的动作就是触发。二、触发的原理触发是如何进行的?我们通过对过程的模拟,来看一下触发与未触发时的区别:A、示波器在没有触发的时候,会随机抓取转载 2020-07-19 16:44:44 · 1310 阅读 · 0 评论 -
FPGA入门_2.Verilog语言和Vivado软件对电路的不同层次描述
HDL (Hardware Description Language),硬件描述语言。是一种以计算机程序语言来描述硬件电路的语言。设计电路时,如果不借助EDA工具,那仅仅电路绘图就是难以想象的工作量。而HDL语言的发展中,最终Verilog和VHDL两种成为了主流。Verilog基于C语言开发,基本语法和C语言基本没有差别,学习过C/C++的人可以很容易上手。重要的是思维模式的转变,在写Verilog时,更重要的是脑海中有代码背后实际的电路器件和结构,这样才能真正的用好FPGA。以下以二选一多路器选择器原创 2020-07-16 18:56:31 · 3321 阅读 · 0 评论 -
常用电平标准
电路设计中,经常遇到各种不相同的逻辑电平。常见的逻辑电平如下:TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的 LVDS、GTL、PGTL、CML、HSTL、SSTL等。TTL电平TTL:Transistor-Transistor Logic 三极管结构。TTL电平常用的一般分为2种,分别是3.3V和5V,不论是3.3V还是5V的TTL的VIH/VIL与VOH/VOL都是一样的,输入的高低电平VIH/VIL一般是2V/0.8V,转载 2020-07-16 09:21:20 · 1864 阅读 · 0 评论 -
FPGA入门_1.认识FPGA
因为工作需要,开始接触、学习FPGA,仅在此记录个人的学习经历。先说下个人基础,研究生阶段用Qt写过小项目,对C++比较熟悉;本科的时候学习过数字电子技术基础,然而都已经丢掉了…1、什么是FPGAFPGA(Field Programmable gate array),中文名是现场可编程门阵列。内部包括 可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)和内部连线(Interconnect)三个部分。FPGA的芯片里面有非常原创 2020-07-15 21:24:38 · 915 阅读 · 0 评论