自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(6)
  • 资源 (2)
  • 收藏
  • 关注

原创 极景微发布超小封装PCIe5.0时钟发生器

极景微推出超小封装 PCIe5.0时钟发生器

2023-01-12 16:05:03 715

原创 【ICS551 时钟缓冲器国产替代量产】

标题3. ICS551 时钟缓冲器国产替代量产日前,国产时钟芯片厂商极景微(UltraSilicon)进一步拓展原有高性能时钟管理解决方案产品系列,发布一款新的低偏斜率且配备CMOS输出的1:4时钟扇出缓冲器US5S104C,可以完美替换Renesas ICS551,性能大幅超越竞争产品。US5S104C时钟扇出缓冲器在VCC为3.3 V或2.5V可以达到260 MHz的运作速度,这款器件提供业界标准ICS551的升级路径,带来比现有产品250 ps更佳的最大输出偏斜率。采用无铅SOIC-8封装。US

2022-01-21 18:44:43 3653

原创 【US5S104 时钟缓冲器芯片量产】

4. US5S104 时钟缓冲器芯片量产日前,国产时钟芯片厂商极景微(UltraSilicon)发布一款新的低偏斜率且配备CMOS输出的1:4时钟扇出缓冲器US5S104,可以完美替换TI LMK1C1104 、 CDCLVC1104 和 CDCV304,完美替换 IDT 5PB1104,性能大幅超越竞争产品。US5S104时钟扇出缓冲器同时支持3.3V/2.5V/1.8 V供电模式,采用无铅SOIC-8封装。US5S104库存充足,欢迎业内客户选用。...

2022-01-12 13:58:09 3153 1

原创 【CY2305 时钟缓冲器国产替代量产】

标题3. CY2305国产替代量产日前,国产时钟芯片厂商极景微(UltraSilicon)进一步拓展原有高性能时钟管理解决方案产品系列,发布一款新的低偏斜率且配备CMOS输出的1:4时钟扇出缓冲器US5S105,可以完美替换Cypress CY2305,性能大幅超越竞争产品。US5S105时钟扇出缓冲器在VCC为3.3 V或2.5V可以达到180 MHz的运作速度,这款器件提供业界标准CY2305的升级路径,带来比现有产品250 ps更佳的最大输出偏斜率。采用无铅SOIC-8封装。US5S105时钟扇

2021-12-14 23:29:38 1272 2

原创 【ICS553 时钟缓冲器国产替代量产】

2. ICS553国产替代量产日前,国产时钟芯片厂商极景微(UltraSilicon)进一步拓展原有高性能时钟管理解决方案产品系列,发布一款新的低偏斜率且配备CMOS输出的1:4时钟扇出缓冲器US5S104B,可以完美替换IDT ICS553,性能大幅超越竞争产品。US5S104B时钟扇出缓冲器在VCC为3.3 V或2.5V可以达到180 MHz的运作速度,这款器件提供业界标准ICS551的升级路径,带来比现有产品250 ps更佳的最大输出偏斜率。采用无铅SOIC-8封装。US5S104B时钟扇出缓冲

2021-12-14 23:18:56 1733 4

原创 【国产时钟缓冲器芯片选型】

1. 国产时钟缓冲器芯片选型No.名称输入+输出输出模式兼容型号封装形式1US5D3103+10差分LVPECL/HCSL/LVDS/LVCMOSPI6C49S1510A、LMK00301和IDT 8T39S11AQFN7X7-482US5D3083+8差分LVPECL/HCSL/LVDS/LVCMOSLMK00308QFN6X6-402 AUS5D3383+8差分 HCSLLMK00338QFN6X6-403US5D3063

2021-11-19 16:05:32 6071 3

差分时钟缓冲器US5D310 规格书

US5D310是一款支持2.1GHz、2组10路差分输出的时钟缓冲器,每组输出可独立配置,适用于高频、低抖动时钟分配和电平转换。完全兼容Diodes PI6C49S1510A、TI LMK00301和IDT 8T39S11A。 特性:两组,每组5路共10路差分输出 支持LVPECL、LVDS或HSCL等电平规范 附加抖动:50fs(10kHz-20MHz@156.25MHz ) 输出间偏斜:10ps 器件间偏斜:30ps(最大值) 输入输出延迟:低于390ps(典型值) 最高工作频率:大于2.1GHz 3路输入信号选择 差分LVPECL、LVDS、HSTL的AC/DC输入 单端LVCMOS/LVTTL/HSTL输入 集成晶振电路,支持10-200MHz晶体,100MHz频率晶体积分抖动低于70fs

2022-10-11

US5S104B_datasheet.en_V0.pdf

国产替代芯片SPEC

2021-12-14

US5S310_说明页.pptx

国产时钟buffer,P2P替代CDCLVC1310, LMK00101, 8L30110(32-pin QFN)

2021-07-06

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除