自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(11)
  • 资源 (2)
  • 收藏
  • 关注

转载 c语言中基本数据类型printf()对应格式

printf()printf()函数是格式化输出函数, 一般用于向标准输出设备按规定格式输出信息。printf()函数的调用格式为: printf("", );其中格式化字符串包括两部分内容: 一部分是正常字符, 这些字符将按原样输出;另一部分是格式化规定字符, 以"%"开始, 后跟一个或几个规定字符, 用来确定输出内容格式。 参量表是需要输出的一系列参

2016-11-25 09:15:54 943

转载 Using the AXI DMA in Vivado

转至http://www.fpgadeveloper.com/2014/08/using-the-axi-dma-in-vivado.htmlWhat is DMA?DMA stands for Direct Memory Access and a DMA engine allows you to transfer data from one part of your sy

2016-11-24 16:12:12 5897 1

转载 Vivado HLS IP-XACT快速创建AXI总线IP(PWM)z

转于http://comm.chinaaet.com/adi/blogdetail/36154.htmlVivado HLS IP-XACT快速创建AXI总线IP(PWM)1、摘要该笔记主要是利用HLS设计PWM算法IP核,借助IP-XACT快速创建基于AXI总线的IP核的心得。2、目标1)设计PWM IP2)了解如何使用HLS创建AXI总线IP之前设计了一个简

2016-11-22 10:22:18 3770

转载 Vivado HLS初体验

转载于http://comm.chinaaet.com/adi/blogdetail/36069.htmlVivado HLS初体验1、前言该笔记主要是Vivado HLS开发流程的学习心得,掌握HLS开发的全流程:从工程创建到算法仿真到综合再到设计实现,由于截图较多,暂时只写到前两部分。2、目标1)熟悉Vivado HLS GUI的使用2)如何进行C/C++算法仿真

2016-11-22 10:20:15 8783 1

转载 FPGA基础知识4(FPGA设计经验和选型)

这个帖子主要和大家介绍一些我们在FPGA硬件系统设计过程中遇到的问题和解决的方法。也欢迎大家一起参与讨论。主要涉及以下几个方面:1。芯片的选型  包括FPGA芯片的选型原则,外围芯片,比如存储器,电源,接口芯片等等选择的依据。我们会给大家推荐一些性能好,价格便宜而且好买到的芯片,节省你查询芯片的时间。2。原理图设计技巧  包括如果兼容不同型号的FPGA,保证系统设计的升级空间等。

2016-11-21 15:53:38 10724 1

转载 FPGA基础知识3(xilinx CLB资源详解--slice、分布式RAM和Block ram)

来源:http://www.eefocus.com/b3574027/blog/15-05/312609_2e5ad.html以下分析基于xilinx 7系列CLB是xilinx基本逻辑单元,每个CLB包含两个slices,每个slices由4个(A,B,C,D)6输入LUT和8个寄存器组成。 同一CLB中的两片slices没有直接的线路连接,分属于两个不同的列

2016-11-21 15:37:06 9957

转载 FPGA基础知识2(Xilinx Altera FPGA中的逻辑资源 --Slices VS LE比较)

来源:http://www.union-rnd.com/xilinx-vs-altera-slices-vs-les/前言经常有朋友会问我,“我这个方案是用A家的FPGA还是X家的FPGA呢?他们的容量够不够呢?他们的容量怎么比较呢?”当然,在大部分时候,我在给客户做设计的时候,直接会用到最高容量的产品,因为我们的产品对成本不敏感。不过,在此还是比较一下两家的产品,简单

2016-11-21 15:36:32 1511

转载 FPGA基础知识1(FPGA芯片结构)

目前主流的FPGA仍是基于查找表技术的,已经远远超出了先前版本的基本性能,并且整合了常用功能(如RAM、时钟管理 和DSP)的硬核(ASIC型)模块。如图1-1所示(注:图1-1只是一个示意图,实际上每一个系列的FPGA都有其相应的内部结构),FPGA芯片主 要由6部分完成,分别为:可编程输入输出单元、基本可编程逻辑单元、完整的时钟管理、嵌入块式RAM、丰富的布线资源、内嵌的底层功能单元和内嵌专用

2016-11-21 15:35:26 1516

转载 FPGA基础知识0(查找表LUT和编程方式)

资料来源:http://wenku.baidu.com/link?url=QoNSMH7pejiuGqV22sKLVTr2zdHxORcr0R3RnOlNuK17164pHfnBtleayAFQn72Ge2wNUPteF8mcqoGpbEIVWbKWImZCXVVkKhd9oFsSmHC第一部分: 查找表LUT       FPGA是在PAL、GAL、EPLD、CPLD

2016-11-21 15:31:44 1262

转载 【C语言】C语言FILE详解

1 C语言file类,在stdio.h 头文件中,FILE类是一个结构体:定义如下:struct _iobuf {        char *_ptr;        int   _cnt;        char *_base;        int   _flag;        int   _file;        int   _charbuf;   

2016-11-17 08:55:17 59157 1

转载 xilinx生成mcs,下载flash问题解决方法

大多数fpga初学者,在下载flash的时候,往往不加bitstream约束,无法下载flash,可能有的不需要加,就可以下载,这里给大家简单介绍一下SPI和BPI flash的约束,以下作为设计参考,不同的板子不同的约束。1.SPI flash约束这里spi flash约束是针对博兰锐思主板M7的N25Q128A13BSF40E SPI flash进行的约束set_prope

2016-11-16 17:27:29 5719

基于xilinx FPGA的PCIe设计实战

文章介绍了PCIe基础知识,并采用xilinx的fpga实现了RP端和EP端的PCIe系统搭建,完成dma的数据流分析。

2018-04-11

数字通信同步技术的MATLAB与FPGA实现源代码

数字通信同步技术的MATLAB与FPGA实现源代码及FPGA工程文件

2016-06-13

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除