计算机的6中应用,计算机硬件技术基础实验6中规模集成电路的应用.docx

计算机硬件技术基础实验6中规模集成电路的应用

淮海工学院计算机工程学院实验报告书课 程 名:《计算机硬件技术基础》 题 目: 实验六 中规模集成电路的应用 班 级: 软嵌151 学 号: 2015123349姓 名: 陈正宁评语:成绩: 指导教师: 批阅时间: 年 月 日一、实验目的与要求  1、掌握中规模集成译码器的逻辑功能和使用方法  2、熟悉数码管的使用二、实验仪器与器件 1、+5V直流电源 2、双踪示波器 3、连续脉冲源 4、逻辑电平开关 5、逻辑电平显示器 6、拨码开关组 8、译码显示器9、使用的芯片序号所需芯片名称可替代型号含义数量备注174LS1383-8译码器2DIP162CC4511BCD码七段译码驱动器1DIP14374LS32CD4071四-2输入或门1DIP14三、实验内容及步骤 1、数据拨码开关的使用。将实验装置上的四组拨码开关的输出Ai、Bi、Ci、Di分别接至4组显示译码/驱动器CC4511的对应输入口,LE、、接至三个逻辑开关的输出插口,接上+5V显示器的电源,然后按功能表8.2输入的要求揿动四个数码的增减键(“+”与“-”键)和操作与LE、、对应的三个逻辑开关,观测拨码盘上的四位数与LED数码管显示的对应数字是否一致,及译码显示是否正常。 2、74LS138译码器逻辑功能测试将译码器使能端G1、、及地址端C、B、A分别接至逻辑电平开关输出口,八个输出端依次连接在逻辑电平显示器的八个输入口上,拨动逻辑电平开关,按表6.1逐项测试74LS138的逻辑功能。 3、用74LS138构成时序脉冲分配器参照图6.2和实验原理说明,时钟脉冲CP频率约为10KHz(原理图上标识为Data In的引脚),该信号作为数据输入,完成相关实验,画出分配器的实验电路,用示波器观察和记录在地址端A2、A1、A0分别取000~111 8种不同状态时端的输出波形,注意输出波形与CP输入波形之间的相位关系。假如要求要求分配器输出端的信号与CP输入信号同相,应该如何设计?画出原理图并验证。4、用两片74LS138组合成一个4线—16线译码器,并进行实验。思考题:如何实验74LS138实现5-32译码?设计电路,并实验验证将5线-32线译码器的5根输入线A4A3A2A1A0分成两组,低三位A2A1A0接至每个138的输入端,高两位A4A3用来产生片选信号,A4A3的组合状态共4个,每个状态的输出接至138的对应控制端即可。四、测试数据与实验结果分析1、数据拨码开关的使用。经检测,拨码盘和数码管显示一致?答:拨码盘和数码管显示一致2、74LS138译码器逻辑功能测试输入输出S1+A2A1A0100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100×××1×××111111113、用74LS138构成时序脉冲分配器(1)实验电路图:(2)端的输出波形4、用两片74LS138组合成一个4线—16线译码器,并进行实验。画出实验原理图五、实验体会刚接触使用一个新的软件,实验前一定要做好预习工作,在具体的实验操作过程中一定要细心,比如在引脚设定时一定要做到“对号入座”,曾经自己由于这一点没做好耗费了很多时间。实验中遇到的各种大小问题基本都是自己独立排查解决的,这对于自己独立解决问题的能力也是一个极大地提高和锻炼,总之这次实验我获益匪浅。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值