苏州大学9月计算机考试试题,苏州大学计算机组成题库 (9)

a7f4a3f590493a1e451dd952a488fd7c.gif 苏州大学计算机组成题库 (9)

(5页)

717a3c03d4989db3390af6becd22ede6.gif

本资源提供全文预览,点击全文预览即可全文预览,如果喜欢文档就下载吧,查找使用更方便哦!

19.90 积分

1本科生期末试卷本科生期末试卷 十十 一.选择题选择题(每小题(每小题 1 分,共分,共 10 分)分)。1.我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于______ 年完成。 A 1946, 1958 B 1950, 1968 C 1958,1961 D 1959, 1965 2.定点 16 位字长的字,采用 2 的补码形式表示时,一个字所能表示的整数范围______。A - 215 — +(215 – 1) B -(215 – 1)— +(215 – 1) C -(215 + 1)— +215 D -215 — +215 3.定点计算器用来进行_______。 A 十进制数加法运算 ; B 定点数运算 ; C 浮点数运算 ; D 既进行定点数运算也进行浮点数运算; 4.某 DRAM 芯片,其存储容量为 512K×8 位,该芯片的地址线和数据线数目为______。 A 8, 512 B 512, 8 C 18, 8 D 19, 8 5.双端口存储器所以能高速进行读 / 写,是因为采用______。 A 高速芯片 B 两套相互独立的读写电路 C 流水技术 D 新型器件 6.二地址指令中,操作数的物理位置可安排在______。 A 栈顶和次栈顶 B 两个主存单元 C 一个主存单元和一个寄存器 D 两个寄存器 7.在某 CPU 中,设立了一条等待(WAIT)信号线,CPU 在存储器周期中 T 的 φ 的下降 沿采样 WAIT 线,请在下面的叙述中选出正确描述的句子:______。 A 如 WAIT 线为高电平,则在 T2周期后不进入 T3周期,而插入一个 TW周期 ; B TW周期结束后,不管 WAIT 线状态如何,一定转入了 T3周期 ; C TW周期结束后,只要 WAIT 线为低,则继续插入一个 TW周期,直到 WAIT 线变高,才转入 T3周期 ; D 有了 WAIT 线,就可使 CPU 与任何速度的存贮器相连接,保证 CPU 与存贮器连接时的时序配合; 8.描述 Future bus+总线中基本概念不正确的句子是______。 A Future bus+ 总线是一个高性能的同步总线标准 ; B 基本上是一个异步数据定时协议 ; C 它是一个与结构、处理器、技术有关的开发标准 ; D 数据线的规模在 32 位、64 位、128 位、256 位中动态可变 ; 9.CD—ROM 光盘是______型光盘,可用做计算机的______存储器和数字化多媒体设备。A 重写, 内 B 只读, 外 C 一次, 外 D 多次, 内 10.在单级中断系统中,CPU 一旦响应中断,则立即关闭______标志,以防本次中断服 务结束前同级的其他中断源产生另一次中断进行干扰。A 中断允许 B 中断请求 C 中断屏蔽 D 中断保护二.二.填空题填空题(每小题每小题 3 分,共分,共 24 分分)1.对存储器的要求是 A.______,B.______,C.______。为了解决这方面的矛盾,计算机 采用多级存储体系结构。 2.指令系统是表征一台计算机 A.______的重要因素,它的 B.______和 C.______不仅直接 影响到机器的硬件结构而且也影响到系统软件。 3.CPU 中至少有如下六类寄存器 A.______寄存器,B.______计数器,C.______寄存器,2通用寄存器,状态条件寄存器,缓冲寄存器。 4.当代流行的标准总线追求与 A.______、B.______、C.______无关的开发标准。 5.VESA 标准是一个可扩展的标准,它除兼容传统的 A.______等显示方式外,还支持 B.______ 象素光栅,每像素点 C.______颜色深度。 6.中断处理要求有中断 A.______,中断 B.______产生,中断 C.______等硬件支持。 7.存储 A.______,并按 B.______顺序执行,这是 C.______型计算机的工作原理。8.若[ x1 ]补 = 11001100, [x2 ]原 = 1.0110 ,则数x1 和 x2的十进制数真值分别是A.______和 B.______。 三. (11 分) 如图 B10.1 所示,某 SRAM 的写入时序图,其中 R / W 是读写命令控制线, 当 R / W 线为低电平时,存贮器按给定地址把数据线上的数据写入存贮器。请指 出图中写入时序的错误,并画出正确的写入时序图。 图 B 10.1四四.(11 分)由 S,E,M 三个域组成的一个 32 位二进制字所表示的非零规格化浮点数x,其值表示为 :x = ( -1 )S ×( 1.M )× 2E – 128 问:其所表示的规格化的最大正数、 最小正数、 最大负数、 最小负数是多少?五五.(11 分)某计算机的数据通路如图 B10.2 所示,其中 M—主存, MBR—主存数据寄存器, MAR—主存地址寄存器, R0-R3—通用寄存器, IR—指令寄存器, PC—程序 计数器(具有自增能力) , C、D--暂存器, ALU—算术逻辑单元(此处做加法器看待) ,移位器—左移、右移、直通传送。所有双向箭头表示信息可以双向传送。 请按数据通路图画出“ADD(R1) , (R2)+”指令的指令周期流程图。该指令的含义是两 个数进行求和操作。其中源操作地址在寄存器 R1 中,目的操作数寻址方式为自增型寄存 器间接寻址(先取地址后加 1) 。3图图 B B 10.210.2六六. .(11 分)如果在一个 CPU 周期中要产生 3 个脉冲 T1 = 200ns ,T2 = 400ns ,T3 = 200ns,试画出时序产生器逻辑图。七七. .(11 分)已知 cache / 主存系统效率为 85% ,平均访问时间为 60ns,cache 比主存快 4 倍,求主存储器周期是多少?cache 命中率是多少?八八. .(11 分)某 I / O 系统有四个设备:磁盘(传输速率为 500000 位/ 秒) ,磁带(200000 位/秒) , 打印机(2000 位/秒) , CRT(1000 位/秒) ,试用中断方式,DMA 方式 组织此 I / O 系统。 (画出包括 CPU 部分总线控制在内的 I / O 方式示意图,并略作文字说 明) 。本科生期末试卷十答案本科生期末试卷十答案 一一.选择题选择题1.D 2.A 3.B 4.D 5.B 6.B 7.C、D 8.A、C 9.B 10.C二二.填空题填空题1.A.容量大 B.速度快 C.成本低 ; 2.A.性能 B.格式 C.功能 ;3.A.指令 B.程序 C.地址 ; 4.A.结构 B.CPU C.技术 ;5.A.VGA B.1280×1024 C.24 位 ; 6.A.优先级仲裁 B.向量 C.控制逻辑 ;7.A.程序 B.地址 C.冯·诺依曼 ; 8.A.-52 B.-0.375三三.应用题应用题 1.解:写入存贮器时时序信号必须同步。通常,当 R / W 线加负脉冲时,地址和数据线 的电平必须是稳定的。当 R / W 线达到逻辑 O 电平时,数据立即被存贮。因此,当 R / W 线处于低态时,如果数据线改变了数值,那么存贮器将存贮新的数据。⑤同样,4当 R / W 处于低态时,地址线发生变化,那么同样的数据将存贮到新的地址(②或③) 。 正确的写入如 图 B10.32.解:(1)最大正数 x = [ 1 +(1 – 2-23 )] ×2127(2)最小正数x = 1.0×2-128(3)最大负数x = -1.0×2-128(4)最小负数x = - [ 1 + (1 – 2-32 )] ×2127 3.解:“ADD (R1) , (R2)+”指令是 SS 型指令,两个操作数均在主存中。其中源操作 数地址在 R1 中,所以是 R1 间接寻址。目的操作数地址在 R2 中,由 R2 间接寻址,但 R2 的内容在取出操作数以后要加 1 进行修改。指令周期流程图如图 B10.4图 B10.4 4.解:节拍脉冲 T1 ,T2 ,T3 的宽度实际等于时钟脉冲的周期或是它的倍数,此时 T1 = T2 =200ns ,T3 = 400 ns ,所以主脉冲源的频率应为 f = 1 / T1 =5MHZ 为了消除节 拍脉冲上的毛刺,环型脉冲发生器采用移位寄存器形式。图 B10.5 画出了题目要求的 逻辑电路图和时序信号关系。根据关系,节拍脉冲 T1 ,T2 ,T3 的逻辑表达式如下:T1 = C1×C2 ,T2 = C2 ,T3 = C1 0 11 111 111 111 111 111 111 111 111 110 00 000 000 000 000 000 000 000 000 001 00 000 000 000 000 000 000 000 000 001 11 111 111 111 111 111 111 111 111 115图 B 10.55.解:因为:ta = tc / e 所以 :tc = ta×e = 60×0.85 = 510ns (cache 存取周期)tm = tc×r =510 ×4 = 204ns (主存存取周期) 因为:e = 1 / [r + (1 – r )H] 所以: H = 2.4 / 2.55 = 0.946.解:I / O 系统组成如图 B10.6B10.6 所示:图 B B 10.610.6 根据设备传输速率不同,磁盘、磁带采用 DMA 方式,打印机、CRT 采用中断方式;因 而使用了独立请求与链式询问相结合的二维总线控制方式。DMA 请求的优先权高于中 断请求线。每一对请求线与响应线又是一对链式查询电路。 关 键 词: 苏州大学计算机组成题库(9)

4d91c43bfc72ca913299809b07b4968f.gif  天天文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值