文档介绍:
微型计算机接口技术与应用练****测验题库
微机原理及接口技术题库
1.6 微处理器由_运算器_、_控制器_和少量寄存器组成。
2.1 采用8位二进制数,整数补码所能表示的范围为-128--127,-1的补码是 0FFH
2.2 一有符号数的补码为11110111B,它所表示的真值为-9 D。
2.3 将二进制数1011011.1转换为十六进制数为 5B.8H 。
2.4 将二进制数101101.101转换为十进制数为 45.625D。
2.5 将十进制数199转换为二进制数为11000111B。
2.6 BCD码表示的数逢十进一,ASCII码用来表示数时,是一种非压缩的 BCD 码(压缩或非压缩)的BCD码。
2.7 十进制数36.875转换成二进制是100100.111B 。
2.8 补码10110110代表的十进制负数是-74D
2.9 已知X的补码是11101011,Y的补码是01001010,则X-Y的补码是10100001B
2.10、Y的字长均为12位,已知[X]反=A3CH,原码为 0DC3 H,[Y]反=03CH, 则X-Y的补码为 0A01 H。
2.11带符号数在机器中以补码表示,-78表示为 FFB2H 。
2.12作业设X=+100101,Y=-0110110 求X+2Y=?
3.8 8086CPU的四个段寄存器分别是 CS 、 DS 、 ES 、 SS 。
3.9 在8088系统中,从偶地址读写两个字时,需要 4 个总线周期。
3.10 8086CPU内部设置有一个 6 字节的指令队列寄存器。
3.11 8086的一个基本总线周期通常是由 4 个时钟周期构成的。
3.12 8086 CPU的外部数据总线有 16 条, 8088 CPU的外部数据线有 8 条。
3.13 8086CPU中的SS称为堆栈段寄存器,DS称为数据段寄存器。
在8086CPU中,SP指明当前堆栈的栈顶位置;IP指明下一条要执行的指令的位置。
3.14 8086状态标志寄存器中,作为控制用的标志位有 3 个,其中,不可用指令操作的是 TF 。
3.15 8086CPU的PF=1时,说明运算结果的低8位中1的个数为偶数。
3.16 8086CPU在内部结构上由执行部件EU和总线接口部件BIU 组成。
3.17 8086/8088的基本总线周期由 4 个时钟周期组成,若CPU主频为10MHz,则一个时钟周期的时间为 100ns 。
3.18系统总线由地址总线,数据总线,控制总线三类传输线组成。
3.19堆栈是按先进后出方式工作的存储区域,操作地址由 SS 和 SP 提供。
3.20 8088CPU的标志位ZF=1表示运算结果为0;标志位IF=1表示 CPU允许可屏蔽中断。
3.21 8088 CPU内部设置有一个 4 字节的指令队列寄存器。
3.22在8086CPU中,对时钟周期、指令周期和总线周期的长短排序( 指令周期≥总线周期≥时钟周期)
3.238086的存储器空间最大为 1MB ,利用存储器分段的方法可以实现16位寄存器对20位地址的寻址,写出用16位寄存器数据值形成20位物理地址的计算方法段地址*16+偏移地址。
3.24用8086CPU组成的计算机系统中,在最小工作方式时总线控制信号由 CPU 产生,最大工作方式时总线控制信号由总线控制器产生。
3.25 8086上电复位后,其内部(CS)= 0FFFFH ,(IP)= 0000H 。CPU执行的第一条指令的地址是 0FFFF0H 。
3.26 8088的内存单元3017H:010BH的物理地址为 30180H 。
3.27 8086微处理器有20条地址线,实模式下内存空间为 1MB ,地址的编码区间是00000H---0FFFFFH 。
3.28 8086系统总线形成时,须要用 ALE 信号锁定地址信号。
3.29对于8086微处理器,可屏蔽中断请求输入信号加在 INTR 引脚。
3.30 IBM PC机I/O 地址空间范围是 0000H--0FFFFH ,存贮地址范围是 00000--0FFFFF H 。
3.31 8088 CPU的RESET输入为高电平电平有效。
3.32在8086系统中,若某一存贮单元的逻辑地址为7FFF:5020H,则其物理地址为85010H。
已知当前CS=2020H,那么该代码段的首地址为 20200H 。
3.33在用8086CPU组成的计算机系统中,当访问偶地址字节时,CPU和存储器通过 CPU的低8位数据线数据线交换信息;访问奇地址字节时通过 CPU的高8位数据线数据线交换信息。
3.34 8088的ALE引脚的作用是锁存总线上出现的地址信息.
3
内容来自淘豆网www.taodocs.com转载请标明出处.