`
计算机组成原理试题(一)
一、
选择题(共20分,每题1分)
1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 C.栈顶和次栈顶; 2.____C__可区分存储单元中存放的是指令还是数据。
C.控制器;
3.所谓三总线结构的计算机是指____B__。
B.I/O总线、主存总统和DMA总线三组传输线;
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址围是___C___。 C.64KB;
5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式;
6.在整数定点机中,下述第___B___种说法是正确的。
B.三种机器数均可表示 -1;
7.变址寻址方式中,操作数的有效地址是__C____。 C.变址寄存器容加上形式地址; 8.向量中断是___C___。
C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 9.一个节拍信号的宽度是指_C___。
C.时钟周期;
10.将微程序存储在EPROM中的控制器是__A____控制器。
A.静态微程序; 11.隐指令是指___D___。 D.指令系统中没有的指令。
12.当用一个16位的二进制数表示浮点数时,下列方案中第___B__种最好。
B.阶码取5位(含阶符1位),尾数取11位(含数符1 位); 13.DMA方式___B___。
B.不能取代中断方式;
14.在中断周期中,由___D___将允许中断触发器置“0”。
D.中断隐指令。
15.在单总线结构的CPU中,连接在总线上的多个部件___B___。
B.某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据; 16.三种集中式总线控制中,___A___方式对电路故障最敏感。
A.链式查询; 17.一个16K×8位的存储器,其地址线和数据线的总和是____D__。
D.22.
18.在间址周期中,____C__。
C.对于存储器间接寻址或寄存器间接寻址的指令,它们的操作是不同的; 19.下述说法中____B__是正确的。
Word文档
`
B.EPROM是可改写的,但它不能用作为随机存储器用;
20.打印机的分类方法很多,若按能否打印汉字来区分,可分为__C____。 C.点阵式打印机和活字式打印机;
二、填空(共20分,每空1分)
1.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值围是:最大正数为 2127(1-2数为 ----
2129 ,最大负数为 2128(-21-223) 。
2.指令寻址的基本方式有两种,一种是 寻址方式,其指令地址由 给出,另一种是 寻址方式,其指令地址由 给出。
3.在一个有四个过程段的浮点加法器流水线中,假设四个过程段的时间分别是T1 = 60ns﹑T2 = 50ns﹑T3 = 90ns﹑T4 = 80ns。则加法器流水线的时钟周期至少为 。如果采用同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为 。(不要求掌握!!)
4.一个浮点数,当其尾数右移时,欲使其值不变,阶码必须 。尾数右移1位,阶码 。
5.存储器由m(m=1,2,4,8…)个模块组成,每个模块有自己的 和 寄存器,若存储器采用 编址,存储器带宽可增加到原来的 ________倍。
6.按序写出多重中断的中断服务程序包括 、 、 、 和中断返回几部分。 三、名词解释(共10分,每题2分)
1.微操作命令和微操作 2.快速缓冲存储器 3.基址寻址
4.流水线中的多发技术(不要求掌握!!) 5.指令字长 四、计算题(5分)
设机器数字长为8位(含1位符号位),设A=
139,B=?,计算[A?B]补,并还原成6432-23
) ,最小正
,最小负数为 -2127
真值。
五、简答题(共20分)
1.异步通信与同步通信的主要区别是什么,说明通信双方如何联络。(4分) 2.为什么外围设备要通过接口与CPU相连?接口有哪些功能?(6分) 六、问答题(共15分)
1.设CPU中各部件及其相互连接关系如下图所示。图中W是写控制标志,R是读控制标志,R1和R2是暂存器。(8分)
Word文档
`
WR存储器MAR微操作命令形成部件CPUIRPC内部总线BusMDRACCR1ALUR2 (1)假设要求在取指周期由ALU完成 (PC) + 1→PC的操作(即ALU可以对它的一个源操作数完成加1的运算)。要求以最少的节拍写出取指周期全部微操作命令及节拍安排。
(2)写出指令ADD # data(#为立即寻址特征,隐含的操作数在ACC中)在执行阶段所需的微操作命令及节拍安排。
2.DMA接口主要由哪些部件组成?在数据交换过程中它应完成哪些功能?画出DMA工作过程的流程图(不包括预处理和后处理) 七、设计题(10分)
设CPU共有16根地址线,8根数据线,并用MREQ作访存控制信号(低电平有效),用WR作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如图所示。画出CPU与存储器的连接图,要求:
(1)存储芯片地址空间分配为:最大4K地址空间为系统程序区,相邻的4K地址空间为系统程序工作区,最小16K地址空间为用户程序区;
(2)指出选用的存储芯片类型及数量; (3)详细画出片选逻辑。
AmA0AkA0G1CSROMPD/ProgrCSRAMG2AG2BCBAY7Y6WEY0DnD0DnD074138译码器G1,G G 2A,2B为控制端C, B, A为变量控制端 …… YY0为输出端7ROM: 2K×8位 8K×8位 32K×8位RAM: 1K×4位 2K×8位 8K×8位 16K×1位 4K×4位
(1)主存地址空间分配:
6000H~67FFH为系统程序区; 6800H~6BFFH为用户程序区。
(2)合理选用上述存储芯片,说明各选几片? (3)详细画出存储芯片的片选逻辑图。
Word文档
`
计算机组成原理试题答案(一)
一、选择题(共20分,每题1分)
1.C 2.C 3.B 4.B 5.A 6.B 7.C 8.C 9.C 10.A 11.D 12.B 13.B 14.D 15.B 16.A 17.D 18.C 19.B 20.C 二、填空(共20分,每空1分)
-----
1.A.A.2127(1-223) B.2129 C.2128(-21-223) D.-2127 2.A. 顺序 B.程序计数器 C.跳跃 D. 指令本身 3.A.90ns B.280ns 4.A.A.增加 B.加1 5.A.地址 B.数据 C.模m D.m 6.A.保护现场 B.开中断 C.设备服务 D.恢复现场 三、名词解释(共10分,每题2分) 1.微操作命令和微操作
答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最基本操作。 2.快速缓冲存储器
答:快速缓冲存储器是为了提高访存速度,在CPU和主存之间增设的高速存储器,它对用
Word文档