计算机中逻辑and的运算,计算机中的逻辑运算与逻辑部件.ppt

计算机中的逻辑运算与逻辑部件

(2) J-K触发器 输入 输出 S CLR CLK J K Q 0 0 0 0 不变 0 0 1 0 1 0 0 0 1 0 0 0 1 1 翻转 0 1 X X X 0 1 0 X X X 1 电路符号: J、K为控制输入端; CLK为时钟信号; S为置位信号端; CLR复位信号端; Q为输出信号端。 J-K触发器功能表: (负跳变触发有效) J S Q CLK K CLR Q 3.4.2 寄存器 计算机中常用部件,用于暂存二进制信息。 寄存器可由多个触发器组成。每个触发器存 1Bit,N个触发器储存N位二进制数据。 下图为由4个D触发器组成的四位缓冲寄存器。 Q3 D3 CLK X3 Q2 D2 CLK X2 Q1 D1 CLK X1 Q0 D0 CLK X0 控制端 寄存器通常可以用来作为数据缓存的缓冲寄存器和进行移位操作的移位寄存器。见书上详细介绍。 3.4.3 计数器 计数器也是一种由若干个触发器组成的寄存器,它的功能是能够在外部计数脉冲的作用下,将存储在触发器中的数字加1。在计算机中,计数器可被用来对取出的指令进行计数,以保证能准确地取出后续指令。计数器也分很多种,有脉冲计数器、同步计数器、程序计数器等。在此仅介绍一种最基本的四位二进制脉冲计数器,电路原理如下页图。 四级二进制并行计数器 J Q CLK K CLR J Q CLK K CLR Q0 Q1 Q2 Q3 清0端 控制端 计数端 J Q CLK K CLR J Q CLK K CLR CLK Q0 Q1 Q2 Q3 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 3.4.4 三态门 D——输入端 L——输出端 E——使能端 当E=1时,其输出等于输入,是同相门; 当E=0时,输出与输入呈现高电阻隔离。 计算机中用做数据输出器件,当不输出数据时,可令E=0,使对总线无影响,因而多个器件可同时连到总线上。 D E L 3.4.5 译码器 译码:把某组编码翻译为唯一的输出。 译码器:有3—8译码器,即8选1译码器 和4~16译码器,即16选1译码器等多种。 例如:3—8译码器, 即8选1译码器的输入信号有三个: C、B、A(A为低位),三位二进制数可 组成8个不同数字,因此可分别选中输出 Y0 到Y7的某一个输出故称为 8选1译码器。 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 G1 G2A G2B C B A 下图分别为译码器引脚图和输入输出真值表 其中:G1、G2A、G2B为芯片选择端,G1高电 平有效,而G2A、G2B为低电平有效。 输 入 输 出 C B A Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 11110111 74LS138 3.5 计算机中的数据校验方法 计算机中各部件与各部件之间经常需要进行大量的数据存取、传送操作,并且要求传输准确、可靠。为此一方面需要通过硬件电路的可靠性来保障,另一方面还要在传输过程中,需对接收到的数据进行检错、纠错,以便发现

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值