ov5640调试过程

0. FPGA引脚接上 Reset#,PWDN,XCLK,I2C,ENA(cmos Power enable),PCLK, HS, VS.

1. 时序,需要写一个coms_ctrl.v满足下面时序要求,使用ENA控制AVDD,DOVDD.

2. i2c地址0x78;这款cmos register和aptina cmos不同,register addr 16bit,register data 8bit。

3. 参照指南中4.1 YCbCr/压缩信号参考设置 写register。

4. HS,VS,PCLK polarity改0x4740。

 

工作起来后,调整信号。

5. 确认硬件引脚和FPGA端口是否对应,尤其dat口是否同序;同时,需要知道模组是10bit宽度,而我们用RGB565是8bit宽度,那么看datasheet,当RGB565模式时,用那几位?OV5640用Y【9:2】;

6. 进入FPGA格式是否准确, RGB565由两个BYTE组成:{R[4:0],G[5:3]},{G[2:0],B[4:0]} = 高位 + 低位;先送高位or先送低位;这两点都要配置register。并可以再FPGA做常数,验证功能。

7. 如果成像还不准确,排查clk和data的关系,是不是上升沿读数据。

 

转载于:https://www.cnblogs.com/winkle/p/5970799.html

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值