在arm体系结构中总共有ro-r15以及cpsr和spsr 17个寄存器
r0-r7 :通用寄存器,在任何cpu运行模式下均可访问
r8-r12 :也属于通用寄存器,除了在在快速中断模式下不能使用外,其他模式均可使用
r13 :为堆栈指针(SP)
r14 :为链接寄存器(lr) 。
所有的运行状态都有自己的 SP和lr
r15 :为程序计数器(PC) 所有运行状态均可使用
CPSR :为当前程序状态寄存器 所有运行模式下均可访问
SPSR :为保存程序状态寄存器 出用户模式以外的其他模式都有自己的CPSR
其中CPSR寄存器中保存程序在当前运行状态时cpu的运行状态, 包括了条件标志位、中断禁止位、当前处理器模式标志以及其他的一些控制和状态位。每一种处理器模式下都有一个专用的物理状态寄存器,称为 SPSR (备份程序状态寄存器)。当特定的异常中断发生时,这个寄存器用于存放当前程序状态寄存器的内容。在异常中断退出时,可以用 SPSR 来恢复 CPSR 。由于用户模式和系统模式不是异常中断模式,所以他没有 SPSR 。当用户在用户模式或系统模式访问 SPSR ,将产生不可预知的后果。CPSR 格式如下所示(SPSR和CPSR格式相同)。
1.条件码标志:
N、Z、C、V均为条件码标志位。它们的内容可被算术或逻辑运算的结果所改变,并且可以决定某条指令是否被执行。条件码标志各位的具体含义如下表所示:
标志位 | 含义 |
N | 当用两个补码表示的带符号数进行运算时,N=1表示运算的结果为负数;N=0表示运算的结果为正数或零 |
Z | Z=1表示运算的结果为零,Z=0表示运算的结果非零。 |
C | 可以有4中方法设置C位: -加法运算(包括CMP):当运算结果产生了进位时(无符号数溢出),C=1,否则C=0 -减法运算(包括CMP):当运算时产生了借位时(无符号数溢出),C=0,否则C=1 -对于包含移位操作的非加/减运算指令,C为移出值的最后一位 -对于其它的非加/减运算指令,C的值通常不会改变 |
V | 可以有2种方法设置V的值: -对于加减法运算指令,当操作数和运算结果为二进制的补码表示的带符号数时,V=1表示符号位溢出 -对于其它的非加/减运算指令,V的值通常不会改变 |
Q |
在ARM V5及以上版本的E系列处理器中,用Q标志位指示增强的DSP运算指令是否发生了溢出。同样的spsr的bit[27]位也称为q标识位,用于在异常中断发生时保存和恢复CPSR中的Q标识位。在ARM V5以前的版本及ARM V5的非E系列的处理器中,Q标志位无定义
|
在ARM状态下,绝大多数的指令都是有条件执行的;在THUMB状态下,仅有分支指令是条件执行的
2.控制位:
CPSR的低8位(包括I、F、T和M[4:0])称为控制位,当发生异常时这些位可以被改变。如果处理器运行于特权模式时,这些位也可以由程序修改。
CPSR的低8位(包括I、F、T和M[4:0])称为控制位,当发生异常时这些位可以被改变。如果处理器运行于特权模式时,这些位也可以由程序修改。
标志位 | 含义 |
I | IRQ中断禁止位。置1时,禁止IRQ中断 |
F | FIQ中断禁止位。置1时,禁止FIQ中断 |
T |
该位反映处理器的运行状态。当该位为1时,程序运行于THUMB状态,否则运行于ARM状态。该信号反映在外部引脚TBIT上。在程序中不得修改CPSR中的TBIT位,否则处理器工作状态不能确定。 |
M4-M0 |
这几位是模式位,这些位决定了处理器的运行模式 |
位模式含义表:
M[4:0]内容 | 处理器模式 | ARM模式可访问的寄存器 | THUMB模式可访问的寄存器 |
0b10000 | 用户模式 | PC,CPSR,R0~R14 | PC,CPSR,R0~R7,LR,SP |
0b10001 | FIQ模式 | PC,CPSR,SPSR_fiq,R14_fiq~R8_fiq,R0~R7 | PC,CPSR,SPSR_fiq,LR_fiq,SP_fiq,R0~R7 |
0b10010 | IRQ模式 | PC,CPSR,SPSR_irq,R14_irq~R13_irq,R0~R12 | PC,CPSR,SPSR_irq,LR_irq,SP_irq,R0~R7 |
0b10011 | 管理模式 | PC,CPSR,SPSR_svc,R14_svc~R13_svc,R0~R12 | PC,CPSR,SPSR_svc,LR_svc,SP_svc,R0~R7 |
0b10111 | 中止模式 | PC,CPSR,SPSR_abt,R14_abt~R13_abt,R0~R12 | PC,CPSR,SPSR_abt,LR_abt,SP_abt,R0~R7 |
0b11011 | 未定义模式 | PC,CPSR,SPSR_und,R14_und~R13_und,R0~R12 | PC,CPSR,SPSR_und,LR_und,SP_und,R0~R7 |
0b11111 | 系统模式 | PC,CPSR,R0~R14 | PC,CPSR,LR,SP,R0~R7 |
CPSR寄存器设置方法:
其中cpsr_c代表的是这32位中的低8位,也就是控制位
当你看到有些程序里这样写
msr cpsr_c 0xd2 //msr是arm汇编中专门用来修改cpsr这样有特定功能的寄存器的指令
//具体请参考Arm汇编手册和Arm体系架构手册
这样的语句时,就是在更改这8位的状态