计算机组成原理输入 输出实验,计算机组成原理 缓存输入锁存输出实验

《计算机组成原理 缓存输入锁存输出实验》由会员分享,可在线阅读,更多相关《计算机组成原理 缓存输入锁存输出实验(2页珍藏版)》请在技术文库上搜索。

1、 实验五 缓存输入/锁存输出实验 1、实验目的掌握输入输出的硬件电路。 2、实验要求了解输入输出的应用 3、实验原理试验中所有的输入输出设备如图所示。其中输入设备有 8 位数据开关经一个三态门 (74LS273)已和数据总线相连。输出设备经一锁存器(74LS273 )实现,盖锁存起的 8 位 输入端已和数据总线相连,其输出端控制 8 个发光二级管以二进制方式显示输出结果(灯 亮表示该输出位为 1,灯灭表示该输出位为 0。 ) 4、实验连线连接线路,把位于实验中下方的 CS1、A8、A9(EXT UNIT)与中左方 /IOCS(OUTPUT-UNIT)及左下方 ARH UNIT(A8、A9)相连。

2、;左上方 CTR-OUT UNIT(LDARH、/SW-B)与左下方 ARH UNIT(LDARH) 及左下方 INPUT-UNIT(/SW-B)相连;做中方 OUT UNIT(CAQ)与左下方(CZY(L7.L0)相连。具体信号连接:/SW-B,LDARH ,A8 ,A9,CSI 、/IOCS ,CZQ、CZL 。 5、实验内容输入设备缓冲输入经输出设备锁存输出的实验步骤图示如下: 在手动试验状态(即“H”状态) ,通过数据开关的第七位、第八位(分别表示拍片选 信号 A9、A8 的值,其余六位可以任意值) ,这里我们选通 CS1 、因此 A9、A8 因为 01,LDARH=1 、WE=0 ,。

3、按下单步键 STEP,即选通 CS1 (即通过 74LS139 译码得 CS1 接 到 OUTPUT-UNIT 的/ICOS 端,来片选 74LS273 ) ,然后数据开关设置为 01010101,LDARH=0 ,WE=1 ,再按“单步”键产生单单次触发脉冲,几把数据开关所设 定的 01010101 锁存输出,8 位输出数据灯应显示 01010101.改变数据开关的设置重复以上 操作可把当前数据开关的内容锁存至 8 位输出数据灯显示。 如将 01100111 存入锁存器 00000001 三态门 产生 A8,A9 01100111 01100111 KD7KD0 CBA=001 LDARH=1,WE= 0 按 STEP KD7KD0 LDARH=0,WE =1 按 STEP 8 位数据灯输出 通过 74LS139 译码得 CS1 接到 OUTPUT-UNIT 的/ICOS 端,来选则让 74LS273 锁存器存入数据 向 74LS273 锁存器写入数据 6、实验分析与心得体会在这其实就是把锁存器当成寄存器来用,锁存器起到缓冲存储数据的作用。调用锁存器 来存储数据与寄存器不一样(选通 CS1、因此 A9、A8 因为 01,LDARH=1、WE=0,按下 单步键 STEP) ,三态门 CBA=001 同样是写入数据。。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值