计算机组成原理组间串行进位,计算机组成原理AM2901.pdf

定点运算器的功能与组成

– 完成算数与逻辑运算

• ALU : 计算出结果及其特征

• 通用寄存器组: 存放参加运算的数据和运

算结果 (包括标志寄存器)

• 乘商寄存器: 用于完成硬件乘除法

• 数据通路(data path)

– 我们以教学计算机的运算器为例来讲解。

教学计算机的运算器概述

• 教学计算机的运算器的组成与设计

– 字长16位,用4片4位的位片结构的Am2901组成

– 1. 要详细介绍Am2901芯片的内部组成和实现的功

– 2. 怎样解决运算器实际应用中的几个问题:

• (1) Am2901最低位的进位输入信号

• (2) 如何处理运算结果的标志位

• (3) 如何处理移位指令、置‘1’ C和清‘0’ C触发器的指令

• (4) 如何支持硬件乘、除法指令

• 重点是第 1 项内容和第 2 项中的 (1) (2)

• 教学机运算器的控制和使用(包括教学实验)

定点运算器举例(AM2901)

一、加法器

• 1.半加器:不考虑进位输入时,两个数码

Xn和Yn相加称为半加。设半加和为Hn ,则

Hn的表达式为:

Hn=Xn⊕Yn

• 2.全加器:考虑进位Cn-1输入时的相加称

为全加。设全加和为Fn ,向高位的进位为

Cn,则其功能表如下:

Xn 0 0 0 0 1 1 1 1

Yn 0 0 1 1 0 0 1 1

Cn- 0 1 0 1 0 1 0 1

1

Fn 0 1 1 0 1 0 0 1

Cn 0 0 0 1 0 1 1 1

• 由表可得全加和Fn和进位输出Cn的表达式为:

• Fn= Xn⊕Yn⊕Cn-1

• Cn=XnYn+(Xn⊕Yn)Cn-1

由8个全加器组成的8位加法器(串行进位)

• 由8个全加器组成的8位加法器

• 大家注意的是:加法器无存储功能

• 由8位加法器组成的16位加法器(组间串行)

• 全加器的位数与操作数的位数相等的加法器

称并行加法器。

• 进位信号的产生与传递的逻辑结构称为进位

链。

• 当X 与Y 都为1时,C =1,即有进位信号产

i i i

生,所以将X Y 称为进位产生函数或本地进

i i

位,并以G =X Y 表示。

i i i

• 当X ⊕Y=1且C =1时,则C =1。这种情况可

i i i-1 i

看作是当X ⊕Y=1时,第i-1位的进位信号

i i

Ci-1可以通过本位向高位传送。因此,把

X ⊕Y称为进位传递函数或进位传递条件,

i i

并以P =X ⊕Y表示。

i i i

组内并行、 组间串行的进位链

• 这种进位链每小组4位,组内采用并行进位

结构,组间采用串行进位传递结构,进位表

达式为:

• C =G +P C

1 1 1 0

• C =G +P G +P P C

2 2 2 1 2 1 0

• C =G +P G +P P G +P P P C

3 3 3 2 3 2 1 3 2

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值