本科生期末试卷十四
一、 选择题(每小题1分,共10分)
1. 某寄存器中的值有时是地址,因此只有计算机的______才能识别它。
A.译码器 B.判别程序 C.指令 D.时序信号
2. 若[X]补则X的十进制数真值是______。
A.71 B.48 C.65 D.63
3. 按其数据流的传送过程和控制节拍来看,陈列乘法器可认为是______。
A.全串行运算的乘法器 B.全并行运算的乘法器
C.串-并行运算的乘法器 D.并-串行运算的乘法器
4. 存贮单元是指______。
A.存放一个二进制信息位的存贮元 B.存放一个机器字的所有存贮元集合
C.存放一个字节的所有存贮元集合 D.存放两个字节的所有存贮元集合
5. 相联存贮器是按______进行寻址的存贮器。
A.地址指定方式 B.堆栈存取方式 C.内容指定方式 D.地址指定与堆栈
6. 寄存器间接寻址方式中,操作数处在______。
A.通用寄存器 B.主存单元 C.程序计数器 D.堆栈
7. 下面描述的RISC机器基本概念中不正确的句子是______。
A.RISC机器不一定是流水CPU B.RISC机器一定是流水CPU
C.RISC机器有复杂的指令系统 D.CPU配置很少的通用寄存器
8. 描述当代流行总线结构中基本概念不正确的句子是______。
A.当代流行总线的结构不是标准总线
B.当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连
C.系统中只允许有一个这样的CPU模块
9. CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量是______。
A.512KB B.1MB C.256KB D.2MB
10. 一台计算机对n个数据源进行分时采集,送入主存,然后分时处理。采集数据时,最好的方案是使用______。
A.堆栈缓冲区 B.一个指针的缓冲区
C.两个指针的单缓冲区 D.几个指针的几个缓冲区
二、 填空题(每小题3分,共24分)
计算机系统中的存储器分为A______和B______。在CPU执行程序时,必须将指
令存放在C______中。
2. 为了实现运算器的A______,采用了B______进位、C______乘除法等并行技术。
3. 闪速存储器能提供高性能、低功耗、高可靠性以及A______能力,为现有的B_____
_体系结构带来巨大变化,因此作为C______用于便携式电脑中。
栈是一种特殊的A______寻址方式,它采用B______原理。按结构不同分为C_____
_堆栈和存储器堆栈。
硬联线控制器的设计方法是:先设计A______流程图,再利用B______写出综合
逻辑表达式,然后用C______等器件实现。
6. 单处理器系统中的总线可以分为三类,CPU内部连接各寄存器及运算部件之间的总线称为A______;中、低速I/O设备之间相互连接的总线称为B______;同一台计算机系统内的高速功能部件之间相互连接的总线称为C______。
7. CPU中,保存当前正在执行的指令的寄存器为A______,保存当前正在执行的指令的地址的寄存器为B______,保存CPU访存地址的寄存器为C______。
8. DMA技术的出现,使得A______可以通过B______直接访问C______。
三、应用题
(11分)设有两个浮点数N1=2j1×S1,N2=2j2×S2,其中阶码2位,阶符1位,尾数4位,数符1位。设
j1=(-10)2 S1=(+0.1001)2
j2=(+10)2 S2=(+0.1011)2
求N1×N2,写出运算步骤及结果,积的尾数占4位,要规格化结果,根据原码阵列
乘法器的计算步骤求尾数之积。
(11分)CPU执行一段程序时,cache完成存取的次数为3800次,主存完成存取的次数为200次,已知cache存取周期为50ns,主存为250ns,求cache / 主存系统的效率和平均访问时间。
(11分)指令格式结构如下,试分析指令格式及寻址方式特点。
15 10 7 4 3 0
OP - 源寄存器 变址寄存器 位移量(16位)(11分)已知MOV,ADD,COM,ADT四条指令微程序流图B14.1,已知P(1)
的条件是指令寄存器OP字段,即IR0,IR1,P(2)的条件码是进位寄存器CJ,请设计画出微程序控制器地址转移逻辑图。
(11分)某机器的中断