(筆記) 如何使用blocking與nonblocking assignment? (SOC) (Verilog)

Abstract
blocking與non-blocking是學習Verilog一個重要的關卡,若能掌握這四個原則,基本上就不會用錯。

Introduction
要徹底搞懂blocking和nonblocking老實說並不是很容易,需要一些篇幅(請參考(原創) 深入探討blocking與nonblocking (SOC) (Verilog) )。在RTL級編碼中,若能掌握以下四個原則,基本上就不會誤用blocking與nonblocking:

1.有clock的always區塊要使用nonblocking。

1  always@(posedge clk or negedge reset_n) begin
2    if ( ! reset_n)
3      counter <=   8 ' b00;
4    else
5      counter <= counter +   1 ;
6  end


2.無clock的always區塊使用blocking。

1  always@(sel or a or b) begin
2    case (sel)
3      2 ' b00 : c = a;
4      2 ' b01 : c = b;
5    endcase
6  end


3.continuous assignment使用blocking。

1  assign y = a & b;


4.一個always區塊中不能同時使用blocking與nonblocking。

See Also

(原創) 深入探討blocking與nonblocking (SOC) (Verilog)

Reference
王钿、卓興旺 2007,基於Verilog HDL的數字應用設計,國防工業出版社

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值