CPU内存结构

开局一张图

由于CPU频率太快了,为解决直接读取内存的数据上的延迟,在CPU和内存之间,存在3级缓存。 CPU在解决和缓存不一致上采用两种方式:

  1. 缓存一致性协议
  2. 总线锁机制

CPU

CPU的一个时钟周期指的是机器码的0和1的变化,是电信号的一高一低的变化是10纳秒左右,1s相当于10的9次方纳秒。

市面上的缓存基本采用SRAM存储器,可以不需要电路就能保存内部数据,不像DRAM需要定时刷新充电一次,不然数据会丢失。

因此SRAM具有更好的性能,但是缺点是体积较大,这也是不能将缓存容量做太大的原因。

为提高CPU的利用率,会增加多级缓存,但数据读取和写入都是在主存上进行的。

RAM

RAM(随机读写存储器)工作原理大概是:

当cpu读取主存时,将地址信号放到地址总线传递给主存,主存读取地址信号后,解析信号,并定位到指定存储单元,然后将存储单元数据放到总线上返回给CPU,这个慢体现在电信号打交道上。

磁盘的慢体现在他是需要借助磁头移动的,这个寻址过程伴随着机械运动,所以就更慢了。

MESI

每个线程都有自己的缓存,这也往往造成多线程数据安全的问题。这时就需要一种协议保证缓存一致性。

保证线程在读取主存时遵循某种规则,保证不出现数据不一致的问题,比较多的就是MESI协议。

MESI定义了cache line的四种状态,线程对cache line的四种操作可能产生不一致状态。

  • M:(modified 被修改) 某CPU缓存某个缓存行和主存数据的不一致,该缓存行需要在未来某个时间点回写主存,回写之后状态变为(exclusive 独享)

  • E:(exclusive 独享)CPU缓存中的某个缓存行和主存数据一致,处于这个状态的可以被其他CPU读取内存时变成(shared 共享),修改时变成(modified 被修改)

  • S:(shared 共享)某缓存行可能被多个CPU缓存,并且各个缓存中的数据和主存一致,当一个CPU修改该缓存行,其他CPU中该缓存行可以变成(invalid 无效)状态

  • I:(invalid 无效)该行是无效的(可能其他CPU修改了该缓存行)

当缓存控制器监听到本地操作和远程操作的时候,需要对地址一致的cache line进行一致性修改,保证数据在多个缓存之间一致。 cache line可以根据MESI协议达到不同状态之间的转化,一个处于M状态的缓存行必须时刻监听所有试图读该缓存行相应的主存操作,必须该缓存行回写主存并将状态变成S才可以。

总线锁

MESI协议之前,解决缓存一致性方案是总线锁机制,这种方案比较低效,锁期间,其他CPU无法访问内存。

CPU乱序

多核时代,处理器为提高运算速度,可能作出违背代码原有初衷的行为。 解决这种问题的方式就是内存屏障,简单点说是不同的处理器架构提供了不同指令集用来建立内存屏障,这样控制不可乱序。

转载于:https://my.oschina.net/u/1000241/blog/3005619

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值