计算机组成原理和数字逻辑的交叉,计算机组成原理 第三章 数字逻辑层.ppt

计算机组成原理 第三章 数字逻辑层

9 例:下列选项中,体现总线标准发展历程的是() A ISA EISA VESA PCI B PCI EISA ISA VESA C EISA VESA PCI ISA D ISA EISA PCI VESA 例:下列选项中正确的是() ①PCI总线连接各种高速的PCI设备 ② PCI总线是一个与处理器无关的高速外围总线 ③ PCI总线采用分布式仲裁策略 ④ PCI总线采用异步时序协议 A仅②③ B仅①② C仅③④ D仅①②③ 例:下列有关PCI总线基本概念描述中不正确的句子是() A PCI总线采用异步时序协议 B PCI总线的基本传输机制是猝发式传送 C PCI设备可以是主设备,也可以是从设备 D 系统中允许有多条PCI总线 例:PCI总线是一个高带宽且与处理器无关的标准总线,下面描述中不正确的是() A采用同步定时协议 B采用分布式仲裁策略 C具有自动配置能力 D适合于低成本的小系统 20(10)下列选项中的英文缩写均为总线标准的是() A. PCI、CRT、USB、EISA B. ISA、CPI、VESA、EISA C. ISA、SCSI、RAM、MIPS D. ISA、EISA、PCI、PCI-Express 20(12)、下列关于USB总线特性的描述中,错误的是 A.可实现外设的即插即用和热插拔 B. 可通过级联方式连接多台外设 C. 是一种通信总线,可以连接不同外设 D. 同时可传输2位数据,数据传输率高 3.7 接口电路 3.7.1 I/O芯片 UART, USART, CRT 控制器,disk 控制 器和PIO. 方式0: 基本 I/O方式 方式1: 通用I/O方式 方式2:双向传输方式 A1A0 RD WR CS 工作状态 0 0 0 1 1 0 0 1 0 0 1 0 0 1 0 A口数据 数据总线 B口数据 数据总线 C口数据 数据总线 0 0 0 1 1 0 1 1 1 0 0 1 0 0 1 0 0 1 0 0 总线数据 A口 总线数据 B口 总线数据 C口 总线数据 控制寄存器 3.7.2地址译码 并行I/O芯片可以通过2种途径来选择:作 为纯I/O设备或者内存的一部分(内存映像I/O) 64KB地址空间分配给 EPROM, RAM和 PIO EPROM 0000000000000000 0000H (0~2K-1) ???? 0000011111111111 07FFH RAM 1000000000000000 8000H (32K~34K-1) ???? 1000011111111111 87FFH PIO 1111111111111100 FFFCH (65532~65535) ???? 1111111111111111 FFFFH 全地址译码 EPROM 0000000000000000 0000H 0111111111111111 7FFFH (0~32K-1) RAM 1000000000000000 8000H(32K) 1011111111111111 BFFFH (32K~48K-1) I/O 1100000000000000 C000H(48K) 1111111111111111 FFFFH(64K-1) 部分地址译码 8K×8 8K×8 …… A0-12 译码器 8K×8 cs cs cs …… A13 A14 A15 D0-7 use decoder 作业:6,11,16,36,42 思考题:25,28 * 总线协议——总线工作的原则。 总线工作原理: 主设备:能自行

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值