计算机组成原理语言方框图,计算机组成原理实验报告3 语言方框图

"实验报告详细解析了CPU中取数指令"LDA(R1), R2"和存数指令"STAR3, (R4)"的指令流程。通过语音方框图,展示了从主存取数到寄存器,再到主存存储的过程,涉及地址寄存器、数据总线和缓冲寄存器等组件。实验旨在理解中央处理器的工作原理和指令执行后的共操作管理。"
摘要由CSDN通过智能技术生成

南京信息工程大学滨江学院实验报告

实验名称 语音方框图 实验日期 2020 得分 指导教师 林美华 学院 物联网工程学院 年级专业班次 2020软件工程2班 姓名 刘旭 学号 20192346014

一.实验目的

1:了解中央处理器的相关知识

2:掌握如何使用语言方框图来表示cpu相关的指令周期

二.实验任务

1:设计R1,R2,R3,R4是Cpu中的通用寄存器,试用方框图表示出: 取数指令“LDA (R1),R2; 存数指令”STA R3,(R4)的指令流程图。

其中,是将(R1)指令的主存单元内容取到寄存器R2中来;是将寄存器R3的内容存放到R4指示的主存单元中去。

三.实验分析与结果

一个矩形框代表一个cpu周期,举行框中的内容表示数据通路的操作或者某种控制操作,除矩形框外还有菱形框,通常用来表示某种测试或者判断,不过时间上它依附于紧接着它的前面的方框的cpu周期,而不是单独占用一个cpu周期。还有一个 符号,称为公操作符号该符号表示一条指令已执行完毕,转入公操作。所谓共操作是,一条指令执行完毕后cpu所开始进行的操作,这些操作主要是cpu对外部设备请求的管理,如中断管理,通道管理等。如果外部设备没有向cpu请求交换数据。则cpu转向内存取下一条指令。 下图表示:

1.取数指令“LDA (R1),R2

R2的内容被装入地址寄存器AR然后放入地址总线ABUS,所选内容经过数据总线传到缓冲寄存器DR中,DR中的内容最终到了R2中去。

存数指令”STA R3,(R4)

把R3的内容传输到数据缓冲存储器中,R4的内容传入到地址存储器然后传输到地址总线上。最后数据缓冲器中的内容传入数据总线。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值