初始化s3c6410时钟

关于时钟体系,以前其实我还真不清楚,或者说是没有注意到。
上了今天的课后知识注意到了几点,以后要注意到的
1晶振频率 2PLL 3PLL产生了多少时钟 4这些产生的时钟都拿去干嘛
我们采用的外部晶振频率都不够,不够CPU工作,所以可以用PLL锁相环来提高频率。
在6410里面有APLL,MPLL,EPLL,其中APLL能产生ARMCLK供核使用的时钟;MPLL能产生HCLK(AXI/AHB总线用的时钟,用于LCD,DMA)和PCLK(APB总线时钟,用于串口,GPIO);EPLL能产生SCLK(用于USB总线)

初始化s3c6410时钟

今天学的只用了APLL和MPLL,因为没有用到USB

初始化时钟有以下4步
1配置lock time(采用默认,不去设置)
2设置分频系数
3如果FCLK不等于HCLK,设置CPU到异步工作模式(一般都不等于)
4设置APLL,MPLL的频率

初始化s3c6410时钟


1跳过
2设置分频系数,在CLK_DIV0里面设置
初始化s3c6410时钟

初始化s3c6410时钟



所以给这两个寄存器都赋相同的值DIV_VAL ((0x0<<0)|(0x1<<9)|(0x1<<8)|(0x3<<12))

3配置CPU到异步工作模式
初始化s3c6410时钟
看第7位和第6位,第7位为0表示在异步模式,第6位把时钟引入CMU
所以第7位第6位都设为0


4设置APLL,MPLL的频率
初始化s3c6410时钟
初始化s3c6410时钟 初始化s3c6410时钟

设置成533

最后还有一点多出来的要设置,把CLK_SRC的最后两位设置为1


贴上所有代码
#define CLK_DIV0 0x7e00f020
#define OTHERS 0x7e00f900
#define APLL_CON 0x7e00f00c
#define MPLL_CON 0x7e00f010
#define CLK_SRC 0x7e00f01c
#define DIV_VAL ((0x0<<0)|(0x1<<9)|(0x1<<8)|(0x3<<12))
#define PLL_VAL ((1<<31)|(266<<16)|(3<<8)|(1<<0))
clock_init:
ldr r0, =CLK_DIV0
ldr r1, =DIV_VAL
str r1, [r0]
ldr r0, =OTHERS
ldr r1, [r0]
bic r1,r1,#0xc0
str r1, [r0]
ldr r0, =APLL_CON
ldr r1, =PLL_VAL
str r1, [r0]
ldr r0, =MPLL_CON
ldr r1, =PLL_VAL
str r1, [r0]
ldr r0, =CLK_SRC
mov r1, #0x3
str r1, [r0]
mov pc, lr

还是有点复杂的,还得理一理
初始化s3c6410时钟
就是这样了,回头还得看看
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值