基于multisim的fm调制解调_基于SDR的FM调制与解调器的实现

张博,李少阳, 刘宇本文引用地址:http://www.eepw.com.cn/article/201907/402132.htm

(西安邮电大学电子工程学院,陕西省 西安市 710121)

摘要:提出了一种基于SDR的FM调制解调器的实现方案,此方案采用ZYNQ平台和AD9361射频收发芯片搭建。首先介绍ZYNQ+AD9361的SDR硬件平台的设计,其次对FM调制解调的原理分析并结合MATLAB进行算法仿真,最终在ZYNQ平台上完成SDR工程设计。

基金项目:西安市集成电路重大专项(201809174CY3JC16);陕西省教育厅服务地方产业化专项(15JF029)

0 引言

FM(Frequcncy Modulation) 调制是目前国内外采用的较为普遍的一种调制方式。主要应用于高保真音乐广播,对讲机,卫星通信等领域,传统的方法使用模拟器件搭建的方式,应用最广泛的为收音机。此方式电路结构复杂,灵活性差,抗干扰能力弱;后来逐渐出现DSP或者FPGA与A/D结合的结构,此方案中对ADC和DAC的要求比较高[1-2]。射频链路比较复杂,不可灵活配置。对于战场上单兵作战通信,飞机通信,人们对SDR要求越来越高,本文提出了在ZYNQ+AD9361的架构上实现的FM调制与解调方案。本方案电路结构简单,功耗低,接收和发射频点灵活可调,高动态范围等优点,FM解调也相对于传统的锁相环相干解调具有结构简单,抗载频失配,同时满足解调宽带和窄带的信号 [3] 。

1 硬件平台

基于SDR的FM调制解调器的硬件平台框图如图1所示,AD9361作为射频收发的核心芯片,接收时将射频数据与本振混频后转换为基带数据,通过内部ADC将模拟信号转换为数字信号,FPGA作为算法处理、系统控制的核心芯片,内部含有ARM-A9双核,主要用于对AD9361内部寄存器的配置,以及系统参数的控制,FM调制解调算法在FPGA中的PL部分实现,该ZYNQ+AD9361平台能够适应各种数字通信,语音通信,本文论述主要应用军用飞机语音通信。

1.1 主要芯片选型

Xilinx 公司推出了新一代28 nm工艺,集成 FPGA 与双 ARM 核,小封装、低功耗全可编程片上系统

  • 0
    点赞
  • 13
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值