信号完整性与电源完整性分析_信号完整性引领GDDR6 DRAM设计挑战

进入新的GDDR6 DRAM时代,系统设计者们必须高度重视影响信号完整性这一问题。

伴随着行业向GDDR6 DRAM时代的发展,系统工程师们最好能够在两个关键领域更新认识,这就是信号完整性(Signal Integrity, SI)和电源完整性(Power Integrity, PI)。这两个领域最有可能为工程师们的设计制造麻烦。在本文中,我们重点讨论信号完整性(在下一篇专栏文章中,我再重点探讨电源完整性)。

通常,对信号完整性的讨论可以归纳为不同类型的信道损耗,以及在封装和PCB设计期间如何减少这些损耗;还包括如何设计均衡的输入/输出(I/O)以减轻和纠正这些损耗。其他与信号完整性相关的论题涵盖了各种用来准确模拟这些高速存储器接口,以及准确模拟和预算抖动的方法和工具。而与电源完整性相关的论题,可以概括为包括调节器在内的低阻抗电源分配网络(PDN)的设计,以及同步开关噪声(SSN)和电源引起的抖动( Power-Supply–induced Jitter, PSiJ)的仿真。

信号完整性

典型信道中的三个主要信号完整性损耗包括插入损耗、反射和串扰。

插入损耗是由于介电损耗或金属电阻和表面粗糙度引起的。由于表面粗糙度和电导率引起的损耗在较高频率下会增加,随着频率的增加,介电损耗成为主导;部分这类插入损耗可以通过较好的PCB和封装设计来控制,还可以通过选用更好的材料和采用更好的层叠结构来控制。接收器电路也可以纠正这种类型的损耗(如果必须使用有损耗的材料)。同时,可变增益放大器(VGA)、可编程增益放大器(PGA)和滤波器,像接收器内的连续时间线性均衡器(CTLE),如果设计得当,也可以纠正插入损耗。

当信号穿越结构时还可能发生反射,因为在信号的写入周期内,当信号从芯片传送到封装,到PCB,再到DRAM封装的过程中,总会有阻抗不连续产生(反之在读周期亦然) 。此外,一些信号不可避免地经过没有平面参考的区域(例如空隙)。阻抗的这些变化导致信号反射,而反射导致了眼图闭合和信号丢失。

通过观察插入损耗偏差(ILD)或模拟脉冲响应就可以了解信号上有多少反射;简单的TDR仿真甚至可以定位不连续点并揭示其性质(电容性或电感性)。

如图1所示,蓝色表示具有极小反射的通道的脉冲响应,而绿色表示具有一些反射的GDDR6通道(注意波纹)。

b0e5b12ef1d785f5e4515388d79d66a0.gif

红色轨迹通过单抽头判决反馈均衡器( Decision-Feedback Equalizer, DFE)反映修正后的脉冲响应;观察箭头所指处DFE对反射的校正。截止本文撰写之时,GDDR5X和GDDR6 DRAM只需要单抽头DFE,因为GDDR6 DRAM通道非常短,单抽头DFE似乎已足够。但是在更高的数据速率下,可能就需要额外的抽头了。

串扰(最具挑战性的信号完整性问题)

串扰(Xtalk)是GDDR6 DRAM三大信号完整性问题中最棘手的一个。主要原因是用于从信号中除去串扰的电路很复杂,并且需要很大的功率/面积开销。目前,有几种类型的有源和无源串扰消除方法,例如无源互电容耦合、交叉CTLE和交叉DFE电路等。但请记住,设计一个低串扰的通道要比在接收端更正它容易得多。

要设计一个强大的GDDR6接口,需要很好地理解串扰。串扰是由于两个信号之间的电容和电感耦合引起的,可分为“近端”串扰和“远端”串扰(NEXT / FEXT),如图2所示。

a583232e0656409f5abc98bd0e684eca.gif

串扰的实际瞬态仿真如图3所示,我们把被干扰对象的脉冲响应和来自干扰源的相应串扰重叠在一个视图中。电容和电感串扰会产生不同极性的噪声。将信号在带状线中传输允许封装和PCB中有较低的串扰,因为均匀同质的带状线传输线具有相等的电容和电感耦合,这反而有助于相互抵消耦合。

8ddc8d0d3ad6600de34d96a233bf0732.gif

强烈建议以较高数据速率运行的所有数据线(DQ信号)均采用带状线路由。 GDDR6通道中串扰的最大”贡献者”来自垂直过渡,例如通孔、镀通孔(PTH)和彼此靠近的球栅阵列(Ball Grid Array, BGA)。设计师们需要非常小心地屏蔽通孔并设计具有低串扰引脚分配的BGA。

GDDR6系统中的大部分串扰是由于BGA封装中的球排列和错误分配造成的。这对串扰具有重大影响,对于将PTH置于BGA下的某些应用尤其如此。例如,网络系统往往具有较多的PCB叠层,导致厚厚的PCB板都要利用通孔连接。如果设计不当,这些位于BGA下方的长通孔会导致大量耦合和串扰。

理想情况下,要消除这种串扰,封装必须采用极低串扰的BGA分配。在一个良好的BGA球图中,信号之间会放置接地和电源屏蔽,或者在BGA下方的密集区域中使用盲通孔和埋通孔,以最小化串扰。图4显示了用于BGA分配的GDDR6仿真(使用单抽头DFE)眼图,该分配不考虑串扰因而不满足接收端要求,与降低串扰的优化后的BGA分配相比,其劣势明显。

69fd6802fb3af254a621c6c3c923b494.gif

在发送端,大多数GDDR6 DRAM发送器都具有内置的有限脉冲响应(FIR)滤波器。大多数GDDR6通道的仿真结果显示,当采用FIR的同时采用DFE,FIR的效果并不明显。 FIR滤波器在信号上引入一个抽头,可以降低电压摆幅,但这可能已被DFE校正。

在大多数模拟中,FIR滤波器和DFE均衡器同时使用并不能产生最佳效果。然而,驱动程序中的均衡是存在的,并且应该在特定系统上模拟任何可能的边缘增益。好的接收器和驱动器设计还会考虑另一个领域,这就是降低输入电容。这种容性负载会引起反射并降低信号的上升时间,从而导致眼图闭合。

综上所述,OEM厂商们已经将GDDR6 DRAM放入其下一代系统的蓝图中,因此信号完整性也成为系统设计的各项挑战中最重要的一项。设计一个具有最小串扰可控反射的系统是工程师们最应密切关注的任务。封装设计、PCB布线和BGA分配等系统实现也需要与信号完整性仿真同时进行,以确保最大限度地减少通道损耗。在下一篇专栏文章中,我将介绍SSN和PSiJ分析所需的电源完整性仿真。同时,欢迎大家评论和提问。

  • 0
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
编辑推荐 本书全面论述了信号完整性问题,它以入门式的切入方式,使得读者很容易认识到物理互连影响电气性能 的实质,从而可以尽快掌握信号完整性设计技术。本书作者从实践的角度指出了造成信号完整性问题的根 源,特别给出了在设计前期阶段的问题解决方案。 本书的主要内容 ·信号完整性和物理设计概论 ·带宽、电感和特性阻抗的实质含义 ·电阻、电容、电感和阻抗的相关分析 ·解决信号完整性问题的四个实用技术手段:经验法则、解析近似、数值模拟、实际测量 ·物理互连设计信号完整性的影响 ·数学推导背后隐藏的解决方案 ·改进信号完整性推荐的设计准则 通常,大多数同类书籍都会花费大量的篇幅进行严格的理论推导和数学描述,而本书则更强调直观理解、 实用工具和工程实践。 内容简介 本书全面论述了信号完整性问题。主要讲述了信号完整性和物理设计概论,带宽、电感和特性阻抗的实质 含义,电阻、电容、电感和阻抗的相关分析,解决信号完整性问题的四个实用技术手段,物理互连设计信号完整性的影响,数学推导背后隐藏的解决方案,以及改进信号完整性推荐的设计准则等。该书与其他 大多数同类书籍相比更强调直观理解、实用工具和工程实践。它以入门式的切入方式,使得读者很容易认 识到物理互连影响电气性能的实质,从而可以尽快掌握信号完整性设计技术。本书作者以实践专家的视角 提出了造成信号完整性问题的根源,特别给出了在设计前期阶段的问题解决方案。这是面向电子工业界的 设计工程师和产品负责人的一本具有实用价值的参考书,其目的在于帮助他们在信号完整性问题出现之前 能提前发现并及早加以解决,同时也可作为相关专业本科生及研究生的教学指导用书。 作者简介 Eric Bogatin,于1976年获麻省理工大学物理学士学位,并于1980年获亚利桑那大学物理硕士和博士学位 。目前是GigaTest实验室的首席技术主管。多年来,他在信号完整性域,包括基本原理、测量技术和分 析工具等方面举办过许多短期课程,培训过4000多工程师,在信号完整性、互连设计、封装技术等域已 经发表了100多篇技术论文、专栏文章和专著。 译者简介: 李玉山,现为西安电子科技大学教授、国家重点学科“电路与系统”博士生导师、国家电工电子教学基地 副主任、电路CAD研究所所长、全国通信ASIC委员会委员及国家IC设计西安基地专家委员。曾于1986年和 1999年分别赴美国迈阿密大学和北卡罗来纳州立大学合作研究机器视觉和VLSI设计。 目录 第1章 信号完整性分析概论 1.1 信号完整性的含义 1.2 单一网络的信号质量 1.3 串扰 1.4 轨道塌陷噪声 1.5 电磁干扰 1.6 信号完整性的两个重要推论 1.7 电子产品的趋势 1.8 新设计方法学的必要性 1.9 一种新的产品设计方法学 1.10 仿真 1.11 模型和建模 1.12 通过计算创建电路模型 1.13 三种测量技术 1.14 测量的作用 1.15 小结 第2章 时域与频域 2.1 时域 2.2 频域中的正弦波 2.3 频域中解决问题的捷径 2.4 正弦波特征 2.5 傅里叶变换 2.6 重复信号的频谱 2.7 理想方波的频谱 2.8 从频域到时域 2.9 带宽对上升时间的影响 2.10 带宽及上升时间 2.11 “有效的”含义 2.12 实际信号的带宽 2.13 带宽和时钟频率 2.14 测量的带宽 2.15 模型的带宽 2.16 互连线的带宽 2.17 小结 第3章 阻抗和电气模型 3.1 用阻抗描述信号完整性 3.2 阻抗的含义 3.3 实际和理想的电路元件 3.4 时域中理想电阻的阻抗 3.5 时域中理想电容的阻抗 3.6 时域中理想电感的阻抗 3.7 频域中的阻抗 3.8 等效电气电路模型 3.9 电路理论和SPICE 3.10 建模简介 3.11 小结 第4章 电阻的物理基础 4.1 将物理设计转化为电气性能 4.2 互连线电阻的最佳近似 4.3 体电阻率 4.4 单位长度电阻 4.5 方块电阻 4.6 小结 第5章 电容的物理基础 5.1 电容中的电流流动 5.2 球面电容 5.3 平行板近似 5.4 介电常数 5.5 电源、地平面和去耦电容 5.6 单位长度电容 5.7 二维场求解器 5.8 有效介电常数 5.9 小结 第6章 电感的物理基础 6.1 电感的含义 6.2 电感定律之一:电流周围将形成闭合磁力线圈 6.3 电感定律之二:电感是导体上流过单位安培电流时,导体周围磁力线圈的韦伯值 6.4 自感和互感 6.5 电感定律之三:当导体周围的磁力线圈匝数变化时,导体两端将产生感应电压 6.6 局部电感 6.7 有效电感、总电感或净电感及地弹 6.8 回路自感和回路互感 6.9 电源分布系统和回路电感 6.10 单位面积的回路电感 6.11 平面和过孔接触孔的回路电感 6.12 具有出砂孔区域的平面回路电感 …… 第7章 传输线的物理基础 第8章 传输线与反射 第9章 有损线、上升边退化和材料特性 第10章 传输线的串扰 第11章 差分对与差分阻抗 附录A 100条使信号完整性问题最小化的通用设计原则 附录B 100条估计信号完整性效应的经验法则 附录C 参考文献 附录D 术语表 硬件工程师的首选发表于 2008-10-28 0 进行高速PCB板设计,必然要考虑信号完整性要求,而对于在校大学生来说,教授们很少有谈到这方面内 容的,最多是考虑一下EMC/EMI问题,这本书很适合学生自学。马上要读研究生了,才发现要找到一份硬 件工程师的工作,要在课外学习的东西太多太多了,而信号完整性分析恰恰是需要学习的比较重要的一部 分。 好书,经典!发表于 2008-10-07 08:32个人评分:    过瘾 受益匪浅    相当经典的书,翻译的也还可以

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值