数字IC备战校招,offer++
xl@666
执着的信念,定会滴水穿石
展开
-
新华三笔试题(助力面试)
1、CMOS的功耗主要是什么?CMOS电路主要有动态功耗和静态功耗组成,动态功耗又分为开关功耗、短路功耗(内部功耗)两部分。 动态功耗 动态功耗包括:开关功耗或称为反转功耗、短路功耗或者称为内部功耗; 开关功耗:电路在开关过程中对输出节点的负载电容充放电所消耗的功耗。比如对于下面的CMOS非门中: 当Vin=0时,PMOS管导通,NMOS管截止;VDD对负载...原创 2019-10-23 21:12:08 · 13385 阅读 · 1 评论 -
大华秋招之再也不想去型
lz的奇葩经历,记录一下,大华面试已经无力吐槽:提前批:1)电话面:跨时钟域、国产fpga体验、讲述自己其中一个项目流程。。。。简历初筛 2)hr面,纯属聊天,初筛完竟然怎么就hr了呢,面完后hr告诉我后边还有笔试、面试。。。 3)笔试 4)综合面试(三个面试官,一脸傲娇脸),一周后等通知,过了很...原创 2019-10-20 21:06:41 · 831 阅读 · 0 评论 -
Verilog十大基本功8 (flipflop和latch以及register的区别)
首先必须放上关于latch的定义和解释。ALTERA 的recommended HDL coding中提到:A latch is a small combinational loop that holds the value of a signal until a new value is assigned.从上可以看出,latch是一个记忆元件或者说是存储单元,他能保持信号的值同时在...原创 2019-10-16 17:09:07 · 1428 阅读 · 0 评论 -
常见的触发器的Verliog语言描述
1.D触发器:module D_flip_flop( input [1:0] d, input clk, output reg[1:0] q, output reg[1:0] qb ); always @(posedge clk) //时钟上升沿触发D触发器 begin...原创 2019-10-15 15:02:34 · 505 阅读 · 0 评论 -
上海联影微电子笔试题
1、COMS工艺中,数字电路MOS管大部分工作在(截止)区;2、完成一个稳定的异步信号上升沿检测,至少需要()个触发器;module top(clk,rst_n,i_data_in,o_rising_edge);input clk;input rst_n;input i_data_in;output o_rising_edge;reg r_data_in0;reg r_da...原创 2019-10-14 18:41:19 · 1725 阅读 · 0 评论 -
瑞芯微校招笔试:Verilog实现一个2位带进位全加器,画出门级电路
//2位加法器顶层模块module top(s, cout, a, b, cin); //输入输出端口及变量定义 output [1: 0] s; output cout; input [1 : 0] a, b; input cin; wire carry; //采用结构描述的方式实现一个8位加法器 fulladder m0(s[0], carry, a[0], b[0]...原创 2019-10-14 11:04:08 · 6270 阅读 · 0 评论 -
这几天面试不高张,太菜了,好多心中有电路,赶快学习一波
心中有电路篇:(a)同步复位a) always @(posedge clk) begin if(!rst_n) a <= 1'b0; else if(en) a <= ~a; endb)异步复位: always @(posedge clk or negedge rst...原创 2019-10-09 20:51:10 · 251 阅读 · 0 评论 -
数字IC备战校招day4(跨时钟域信号传输问题之握手同步)
跨时钟域信号传输问题之握手同步所谓握手,即通信双方使用了专用控制信号进行状态指示,这个控制信号既有发送域给接受域的也有接收域给控制域的,有别于单向控制信号方式。使用握手协议方式处理跨时钟域数据传输时,只需要对双方的握手信号(req 和 ack)分别使用脉冲检测方法进行同步,在具体实现中,假设req ,ack, data,总线在初始化时都处于无效状态,发送域先把数据放入总线,随后...原创 2019-09-15 19:59:52 · 992 阅读 · 1 评论 -
数字IC备战校招day3(序列检测)
1. dff和latch有什么区别。锁存器是一种对脉冲电平(也就是0或者1)敏感的存储单元电路,而触发器是一种对脉冲边沿(即上升沿或者下降沿)敏感的存储电路。"触发器" 泛指一类电路结构, 它可以由触发信号 (如: 时钟, 置位, 复位等) 改变输出状态, 并保持这个状态直到下一个或另一个触发信号来到时, 触发信号可以用电平或边沿操作."锁存器"是触发器的一种应用类型 。强调的是通过触...原创 2019-09-15 15:17:57 · 264 阅读 · 0 评论 -
数字IC备战校招day2
1. 画一下电路图: CMOS反相器、与非门、或非门、三态输出门、漏极开路门。CMOS反相器电路由两个增强型MOS场效应管组成。上方为P沟道增强型MOS管,下方为N沟道增强型MOS管。3. CMOS反相器的速度与哪些因素有关?什么是转换时间(transition time)和传播延迟(propagation delay)?影响CMOS电路工作速度的主要因素在于电路的外部,即负...原创 2019-09-15 14:31:36 · 415 阅读 · 0 评论 -
数字IC备战校招day1
1. 什么是竞争和冒险?这个例子最简单,却最能说明什么是竞争,以及由竞争导致的险象,也即冒险。输入为A先于not(A)A非到达或门,因此,如果初始令A为1,则NOT(A)为0,之后A变为0,则由于A先到或门,导致有一小段零脉冲出现在输出中,这是非预期的。波形图如下:当然,没人会无聊到设计这样的一个电路,但这个电路能说明一些大问题,后面我们会看到,但输入组合逻辑会产生竞争现象...原创 2019-09-15 12:55:21 · 679 阅读 · 0 评论