逻辑电路设计
文章平均质量分 94
sys_rst_n
这个作者很懒,什么都没留下…
展开
-
【ZYNQ开发系列】基于vitis(vivado2019以上版本)的程序固化~如何把程序烧录到QSPI?
vivado2019以上版本使用vitis代替了以往的SDK,使得用户更加方便进行嵌入式软件开发,但是如何把固化代码到SPI上呢?现有的文档找了半天没有找到,于是自已摸索了几天终于成功了,特意献上此文。原创 2021-12-06 22:10:35 · 16778 阅读 · 9 评论 -
【逻辑电路设计】一种在物理逻辑电路中产生随机数的方法及其verilog仿真分析
一种在物理逻辑电路中产生随机数的方法及其verilog仿真分析前言原理实现模块可修改参数输入输出仿真模块时序结果分析自相关性频数分布分布散点图附录实现代码32位版8位版仿真代码分析代码前言最近开始研究FPGA,在实现音乐播放器的频谱显示功能上,需要使用随机数来控制字体颜色,奈何官方提供的IP核中没有随机数发生器,物理电路本身并没有随机数发生器,所以功能实现后,特意公开,方便大家使用。原理随机数发生器的核心是M序列发生器,但在M序列的基础上进行了改进,引入了时间种子,在M序列产生一个周期后,把当前随机原创 2020-08-06 21:40:22 · 3218 阅读 · 2 评论