逻辑电路设计中逻辑表达式化简_逻辑电路设计之基础知识

本文介绍了逻辑电路设计的基础知识,包括逻辑电平的定义如VIH、VIL、VOH、VOL和阈值电平VT,以及IOH、IOL、IIH、IIL等电流概念。此外,还讨论了扇出能力、输入信号上升时间和不同逻辑电平标准,如TTL、CMOS、ECL。同时,强调了开路门的使用注意事项,如OC、OD、OE门的上拉和下拉电阻配置。
摘要由CSDN通过智能技术生成

逻辑电路设计之基础知识

0d2abbd9a120c9cb77eb1b6c559edea8.png

一、逻辑电平基础知识

1、输入高电平VIH:保证逻辑门输入为高电平时,所允许的最小输入高电平;

2、输入低电平VIL:保证逻辑门输入为低电平时,所允许的最大输入低电平;

3、输出高电平VOH:保证逻辑门的输出为高电平时,输出电平的最小值;

4、输出低电平VOL:保证逻辑门的输出为低电平时,输出电平的最大值;

5、阀值电平VT:数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转作时的电平。对于CMOS电路的阈值电平,基本上是1/2电源电压值;

6、对于一般的逻辑电平:VOH > VIH > VT > VIL > VOL;

7、IOH:逻辑门输出为高电平时的负载电流,为拉电流;

8、IOL:逻辑门输出为低电平时的负载电流,为灌电流;

9、IIH:逻辑门输入为高电平时的电流,为灌电流;

10、IIL:逻辑门输入为低电平时的电流,为拉电流;

11、扇出能力也就是输出驱动能力,通常用驱动同类器件的数量来衡量:

TTL:扇出能力一般在10左右。

CMOS:静态时扇出能力达1000以上,但CMOS的交流(动态)扇出能力没有这样高,要根据

工作频率和负载电容来考虑决定;

12、限制因素是输入信号上升时间:本身输出电阻和下级输入电容形成积分电路影响输入信号的上升时间(输入信号从低电平上升到VIH min 所需时间),实际电路当中&#x

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值