1、使用计数器芯片(LS161),以及相关译码显示和逻辑门芯片,设计一个连续计数电路,实验模5/模9计数、译码、显示,并能通过单刀双掷开关实现计数模式的转换。
1)S接0时,为模6计数,计数器0-5循环。
2)S接1时,为模9计数,计数器1-9循环。
首先介绍一下161计数器,具体是引脚及其功能:
(由于是从multisim里截图的,省略电源、地信号)
A-D:置数端 QA-QD:输出端(D为高位)
LD:load信号,低电平有效,置数端有效时,置A~D数据,注意是同步的
ENPENT(另称为CEPCET):计数控制端,全为1时计数,其中有0时暂停计数
CLR:异步清零信号,低电平有效