自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(8)
  • 资源 (6)
  • 收藏
  • 关注

原创 XCZU19EG-2FFVC1760I 原理设计检查方法

XCZU19EG-2FFVC1760I是XILINX公司的Zynq UltraScale+ MPOC系列处理器,包含PS和PL部分,有1760管腿,设计较为复杂,本文整理了该SOC全部原理设计要点,可根据进行原理设计检查,保证设计正确性。

2021-06-28 17:21:57 1051

原创 XCZU19EG-2FFVC1760I 管脚说明

2021-06-28 17:15:02 912 2

原创 XCZU19EG-2FFVC1760I PS端504接DDR4方法

2021-06-28 17:12:00 420

原创 XCZU19EG-2FFVC1760I PS端接DDR3方法

在这里插入图片描述

2021-06-28 17:10:01 244

原创 网络变压器中间抽头接法

在以太网设备中,通过PHY接RJ45时,中间都会加一个网络变压器。有的变压器中心抽头接到地。而且接电源时,电源值又可以不一样,3.3V,2.5V,1.8V都有。这个网络变压器中间抽头接法与PHY的关系分析如下:1、中间抽头为什么有些接电源?有些接地?这个主要是与使用的PHY芯片UTP口驱动类型决定的,这种驱动类型有两种,电压驱动和电流驱动。电压驱动的需要接电源;电流驱动的就直接接个电容到地即可!所以对于不同的芯片,中心抽头的接法,与PHY是有密切关系的,具体还要参看芯片的datasheet和参考设计了。

2021-04-27 09:47:43 10091 1

原创 XC7K325T芯片配置管脚说明

配置管脚(bank0.bank14.bank15电平尽量一致)

2021-04-25 15:49:23 8046

原创 K7325TFPGA上电问题

1.电源种类VCCINT 内核电压, 1.0VVCCBRAM 内部RAM电压,1.0VVCCAUX 辅助电压 1.8VVCCIO IO电平,HR-BANK, 高范围bank,3.3VHP-BANK, 高速率bank,3.3V2.电源电流

2021-04-25 15:44:54 3111

原创 NAND FLash基础概念介绍

@TOC一、引脚介绍 引脚名称引脚功能CLE命令锁存功能ALE地址锁存功能/CE芯片使能/RE读使能/WE写使能/WP写保护R/B就绪/忙输出信号Vcc电源Vss地N.C不接IO0~IO7传输数据、命令、地址1. 命令、地址、数据都通过8个I/O口传输    2. 写命令、地址、数据时,都需要将WE、CE信号同时拉低    3. 数据在WE信号的上升沿被NAND Flash锁存  &

2021-04-25 15:37:03 2499

AM5729_sch.pdf

TI SItara SOC AM5729原理图

2021-06-29

ZCU102开发板原理图.pdf

XILINX官方原理图

2021-06-29

镁光1.5VDDR3手册1Gb_DDR3_SDRAM.pdf

镁光1.5VDDR3手册

2021-04-25

镁光DDR3手册1Gb_1_35V_DDR3L.pdf

镁光DDR3手册

2021-04-25

MT29F512G08CUCABH3-10.pdf

镁光MCL512gflash手册

2021-04-25

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除