FPGA学习总结

http://www.dzsc.com/data/2015-3-16/108011.html 这个文章总结的FPGA开发流程非常好

当我们完成verilog代码后,还是有大量的工作需要做的。下面记录一下设计过程中专有名词的概念。
1、综合
用EDA工具将设计从RTL到逻辑门级的转换过程。目的是决定电路门级结构、寻求时序、面积、功耗的平衡。

标准单元:基本门电路、多路选择器、寄存器
宏单元: RAM、ROM、FIFO、CAM 、(加法器、乘法器、MAC、滤波器、…)

描述设计的目标,包括时序和面积约束
要注意约束必须是可实现的,否则会导致面积超额, 功耗增加或时序不能满足要求。
DC采用timing-driven的综合策略, 优先满足时序要求,然后才是面积要求!

  • 0
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值