自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(2)
  • 收藏
  • 关注

原创 SystemVerilog fork/join 用法总结。

SystemVerilog中的fork...join结构用于创建并行线程,提供三种执行模式:fork...join等待所有子线程完成,fork...join_any在任一子线程完成后继续,fork...join_none立即继续不等待线程。关键应用包括测试平台监控、带超时机制的控制以及后台任务处理。使用需注意线程作用域管理和命名线程控制,避免常见错误如函数内使用或线程泄漏。典型用法包括启动多个并行组件和实现超时控制机制。

2025-11-19 20:32:59 241

原创 sv中bit a [1:0][7:0]与bit [7:0] a [1:0]与bit [1:0][7:0] a三种声明方式的含义与区别

摘要:本文对比了三种SystemVerilog数组/向量定义方式。1) bit a[1:0][7:0]是二维unpacked数组,存储类似C语言;2) bit[7:0]a[1:0]是一维数组,每个元素是8-bit packed向量;3) bit[1:0][7:0]a是16-bit连续packed向量。关键区别在于unpacked/packed维度和连续性:第一种完全不连续,第二种元素内连续,第三种完全连续。选择建议:数组用第二种,矩阵用第一种,总线信号用第三种。存储方式和下标顺序差异直接影响硬件实现。

2025-11-19 17:27:00 415

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除