数字逻辑 收获总结

用的书是:数字逻辑基础与verilog设计(原书第3版)机械工业出版社
第一章 引言:了解内容
一些概念:
1.每一个子电路都是一个逻辑电路
2.FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
3.ASIC即专用集成电路,是指应特定用户要求和特定电子系统的需要而设计、制造的集成电路。 目前用CPLD(复杂可编程逻辑器件)和 4.FPGA(现场可编程逻辑阵列)来进行ASIC设计是最为流行的方式之一,它们的共性是都具有用户现场可编程特性,都支持边界扫描技术,但两者在集成度、速度以及编程方式上具有各自的特点。
5.MSB是Most Significant Bit的缩写,最高有效位。在二进制数中,MSB是最高加权位。与十进制数字中最左边的一位类似。通常,MSB位于二进制数的最左侧,MSB(Most Significant Bit),意为最高有效位,若MSB=1,则表示数据为负值,若MSB=0,则表示数据为正。
6.LSB(Least Significant Bit),意为最低有效位;LSB位于二进制数的最右侧。
7.CAD:计算机辅助设计(Computer Aided Design)指利用计算机及其图形设备帮助设计人员进行设计工作。
8.十进制转二进制:除2取余法
9.二进制转十进制:乘以2的相应幂再相加
10.二进制转八进制:每三个数字一组
11.二进制转十六进制:每四个数字一组

第二章 逻辑电路导论
1.变量与函数:L(x)=x
2.反相:即 补,非
3.真值表:学会看真值表,如与,或运算真值表
4.逻辑门和网络:逻辑门(Logic Gates)是在集成电路(Integrated Circuit)上的基本组件。简单的逻辑门可由晶体管组成。这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。逻辑门的网络即逻辑网络/逻辑电路
5.逻辑网络的分析:对于一个现有网络确定所实现的函数即为分析过程;相反,设计一个实现所需函数功能的新网络即综合过程。学会看时序图,比如时钟信号clock改变对x1,x2…
6.功能等效网络:
7.还要学会小数部分转二进制!
第三章 数的表示方法和算术运算电路
学会补码,学会二进制的运算…等等
第四章 组合电路模块
学会基本的组合逻辑
学会香农展开
学会代数化简
第五章 触发器,寄存器和计数器
就是要熟练掌握SR,D,T,JK触发器,寄存器,移位寄存器,计数器
第六章 同步时序电路
学会moore,mealy,会三种方程,状态转化图,表=>设计电路
第九章 异步时序电路
这章讲得比较少,甚至说几乎没讲,不是考试重点。
主要了解竞争冒险这一个点,还会比较同步与异步时序电路。

  • 1
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值