北邮计院数电第五章——VHDL语言

本文深入探讨了可编程逻辑器件(PLD)的基本概念,包括与阵列、或阵列和可编程连接技术。详细介绍了SPLD和CPLD的类型,并聚焦于现场可编程门阵列(FPGA)的基本结构和工作原理。此外,文章还阐述了在系统可编程(ISP)技术,如ispLSI的体系结构和EPM7128S的特性。最后,讨论了VHDL在可编程逻辑设计中的应用,包括数据流和结构描述方法。
摘要由CSDN通过智能技术生成

PLD:用户根据需要自行设计芯片中特定逻辑电路的器件

可编程逻辑:包括硬件、软件

本章思路:
PLD->FPGA、ISP->编程方法、工具

PLD的基本概念

可编程阵列

所有的PLD都是用可编程阵列组成的
可编程阵列分为:与阵列、或阵列
通过编程实现SOP(与或)形式

与阵列

可编程矩阵的输出连接到与门上,称之为与阵列
为了简化逻辑表示,将与门的两条输入线画为一条,使用斜杠线边的2表示与门输入线为两条

一个N变量的与阵列,列线是2N条

或阵列

与与阵列类似,连接到了或门
列线是2N条

可编程连接技术

PLD中的可编程连接采用以下几种不同的处理技术:

  1. 熔丝技术:破坏连接。一次性编程方法
  2. 反熔丝技术:与熔丝相反,建立连接。一次性编程技术。
  3. E 2 P R O M E^2PROM E2PROM技术:使用 E C M O S E^CMOS ECMOS存储元,可重写。多次编程技术。
  4. S R A M SRAM SRAM
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值