Simulink第一个例子:Using IP Core Generation Workflow: LED Blinking

这篇博客介绍了如何利用Simulink进行FPGA开发,特别是针对Zynq平台的LED流水灯设计。文章详细阐述了从设置MATLAB环境到使用HDL Workflow Advisor生成RTL代码和IP核的步骤,同时提到了在执行过程中可能遇到的错误及解决方案。后续内容包括在zedboard上应用该例子、IP核设计方法以及生成软件接口模型。
摘要由CSDN通过智能技术生成

1.综述

闪灯实验作为zynq软硬件联合设计的第一个例子,功能就是实现zc702开发板上的led灯做流水灯,并且可以调节频率。

2.步骤

    打开matlab,执行hdlsetuptoolpath('ToolName','Xilinx Vivado','ToolPath', ...
'D:\Xilinx\Vivado\2019.1\bin\vivado.bat')

用dos指令(cd \等)将目录设置到D盘工作目录。设置一次后,以后打开matlab就自动在这个目录

点击工具栏的附加功能下拉款,选择管理附加功能

在HDL Coder Support..一栏的最后三个竖点处选择打开文档

操作到如下状态

可以看到三个例子

<
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值