2014年408真题复习遗忘、掌握不佳知识点

一、计算机组成原理

主存储器的基本组成

DRAM的芯片容量较大,地址位数较多,为了减少芯片地址引脚数,采用地址引脚复用技术。注:SRAM不使用
【例题】 某容量为256MB的存储器由若干 4 M ∗ 8 4M*8 4M8位的DRAM芯片构成,该DRAM芯片地址引脚和数据引脚的总数是 19
【分析】 本题只要求求出DRAM的地址、数据引脚总数 4 M ∗ 8 4M*8 4M8位DRAM芯片,存储空间大小为 4 M B = 2 22 B 4MB=2^{22}B 4MB=222B,数据宽度为8bit,可知该DRAM芯片对应的地址位数为22,数据位数为8。由于DRAM芯片采用地址复用技术地址分为行地址与列地址,以相同的引脚先后两次输入。故DRAM的地址引脚数为11,数据引脚数为8。

指令流水线

一个五段式指令流水线分为五个功能段:取指(IF)、译码(ID)、执行(EX)、访存(MEM)、写回(WB)。IF阶段取出指令、ID阶段取出操作数。故分离指令Cache和数据Cache可以降低指令流水线中访问Cache发生冲突的概率。

二、计算机网络

流量控制----最大平均数据传输速率

【例题】 主机甲与主机乙之间使用后退N帧协议(GBN)传输数据,甲的发送窗口尺寸为1000,数据帧长为1000字节,信道带宽为100Mbps,乙每收到一个数据帧立即利用一个短帧(忽略其传输延迟)进行确认,若甲乙之间的单向传播延迟是50ms,则甲可以达到的最大平均数据传输速率约为 80Mbps
【分析】 发送窗口尺寸为1000,数据帧长为1000字节,故一个发送窗口可以容纳的最大数据量为 1000 ∗ 1000 B = 1 ∗ 1 0 6 B 1000*1000B=1*10^6B 10001000B=1106B
☆本题陷阱:①信道带宽指的是数字信道所能传输的最高数据率(理论最大值),与发送速率不同,无法通过信道带宽计算发送时延 。②发送时延与传输时间并无关系,题目所求目标为数据传输速率,对标传播时间。③所求的最大平均传输速率一定小于信道带宽。☆

本题使用GBN协议,甲的窗口大小为1000,即在收到第一个数据的确认之前可以发送1000个数据帧。平均传输速率最大时,在甲发送完最后一个数据帧的同时收到了乙发回的确认帧,即 最大平均数据传输速率 = 1 ∗ 1 0 6 B / ( 50 m s + 50 m s ) = 80 M b p s 最大平均数据传输速率=1*10^6B/(50ms+50ms)=80Mbps 最大平均数据传输速率=1106B/(50ms+50ms)=80Mbps

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值