X86 64下的分页机制及不同分页模式

这篇文章内容包括:

  1. 介绍X86 64下的分页机制及不同分页模式
  2. 如何查看linux kernel当前使用的分页模式

1. 介绍

分页(Paging)指的是将线性地址(linear address)转换为物理地址(physical address)的机制,该转换过程是在硬件中完成的,处理器通过设置CR0寄存器中的PG位设置分页机制,当CR0.PG=0时,未开启分页机制,处理器直接把线性地址当成物理地址访问物理内存,当CR0.PG=1时,开启分页机制,处理器只能通过线性地址访问物理内存.
Intel-64 处理器支持四种不同的分页模式,它们分别是:

  1. 32-bit paging
  2. PAE paging
  3. 4-level paging (笔者kernel使用)
  4. 5-level paging

2. 四种分页模式的寄存器控制位

  1. 32-bit paging: CR4.PAE = 0
  2. PAE paging: CR4.PAE = 1, IA32_EFER.LME = 0
  3. 4-level paging: CR4.PAE = 1, IA32_EFER.LME = 1, CR4.LA57 = 0
  4. 5-level paging: CR4.PAE = 1, IA32_EFER.LME = 1, CR4.LA57 = 1

3. 不同分页模式的区别

在这里插入图片描述

4. 实战-查看kernel的分页模式

使用gdb vmlinux调试kernel,按照下图操作,需设置好linux调试环境
在这里插入图片描述
如上图所示,CR4寄存器中PAE=1, LA57=0(寄存器右侧中括号内存在说明FLAG设置了,不存在说明未设置), EFER寄存器中LME=1
所以当前kernel使用的分页模式为4-level paging,下一篇文章将讲述4-level paging模式线性地址转换为物理地址的详细过程

参考手册:
Intel® 64 and IA-32 architectures software developer’s manual volume 3A: System programming guide, part 1 CHAPTER 4 4.1
linux版本:5.4.34

  • 1
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值