- 博客(2)
- 收藏
- 关注
原创 vavido 软件调用IP核仿真
方案1: 步骤: 第一步: 创建工程文件,在工程文件中,添加IP核模块,例如:乘法器IP核 1. 点击create Block design 2. 添加乘法器IP核 3. 对IP核进行简单设置后 ,添加端口,如图: 4. 在IP source里面点击右键生成HDL wrapper 5. 打开Hierarchy界面,在.v代码中修改生成文件代码 6. 启动仿真即
2018-01-29 10:13:50 1676
原创 ZYNQ7020 FPGA FFT_IP核
FFT_IP核原理框图引脚定义: aclk: 上升沿有效 aclken: 高电平时钟使能(可选) aresetn: Active-Low同步清除(可选,始终优先于aclken)。需要两个周期的最小有效脉冲。 s_axis_config_tvalid:配置频道的TVALID。 由外部主设备发出信号,表明它能够提供数据。 s_axis_config_tready: TREADY作为配置通道。
2017-12-28 15:31:58 7056
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人