电子技术基础(三)__第7章 时序逻辑电路_同步触发器_JK触发器

本文解析了同步触发器的概念,重点介绍了JK触发器的工作原理,包括其作为同步JK触发器的分类和图示实例。讲解了CP时钟控制的作用以及下降沿和上升沿触发的区别,同时提到了JK触发器的发明者——杰克·基尔比。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

在触发器工作时需引入一个时钟控制端CP,  在只有CP端有时钟控制信号的有效作用下, 触发器输出状态才允许按一定的工作节拍进行变化,这种具有时钟控制的触发器称为同步触发器,也称为钟控触发器。

~~~~

JK触发器就是同步触发器。

JK触发器可分为  同步JK触发器、 主从型 JK触发器

以下看一个示意图

 注意: 图(a) 中CP连接 上方有一个 o 圆圈, 表示下降沿触发,  图 (b)没有o 圆圈的表示上升沿触发

也就是说时钟 CP在下降沿 或上升沿有效。

注: JK 指杰克· 基尔比 Jack Killby,  他是集成电路发明者.

以后看到 JK触发器 就知道来历了。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值