hardware design
文章平均质量分 90
齐鸣飞
这个作者很懒,什么都没留下…
展开
-
PCB接插件选型相关
硬件设计是通常碰到接插件选择问题,考虑到连接信号种类,信号的速度,以及成本等等问题。今天查到几个比较好的公司,种类很全。国内买的很多接插件都是他们的tyco和amp:http://www.te.com.cn/zh/home.html资料整理分类很全:http://www.chinese.molex.com/molex/index.jsp好的公司就是有详尽的资料给你参考,方便你的原创 2012-08-19 22:18:10 · 2506 阅读 · 0 评论 -
FPGA学习之组合逻辑 与时序逻辑
组合逻辑电路:1.在数字电路中,任何时刻输出信号的稳态值仅决定于该时刻各个输入信号取值的组合,而与先前状态无关的逻辑电路叫组合逻辑电路。组合逻辑电路的输入信号和输出信号常常不止一个,组合逻辑电路框图如图2-24所示,其输出信号的一般表达式可以写为 Li=?(A1,A2,…An) (i=1,2,…,m)2.组合逻辑电路的特点: (1)输出输入之间没有反馈延迟通道。 (2)电路中不含记转载 2013-07-04 14:34:24 · 6029 阅读 · 0 评论 -
电子电路之集电极开路、漏极开路、上拉电阻、下拉电阻等接口相关基本概念
电路中最基本的概念,在网上找了篇总结还不错的转载下。1.1.1 接口相关电路及概念1. 集电极开路输出在电路中常会遇到漏极开路(Open Drain)和集电极开路(Open Collector)两种情形。漏极开路电路概念中提到的“漏”是指 MOSFET的漏极。同理,集电极开路电路中的“集”就是指三极管的集电极。在数字电路中,分别简称OD门和OC门。典型的集电极开路电路如图所转载 2013-07-03 11:04:15 · 1647 阅读 · 0 评论 -
关于控制系统设计的小感悟-单片机抗干扰
控制系统最核心的就是处理器,整个是否能正常工作,处理器或者说MCU是否能正常工作是非常关键的。通常来说,系统不能工作,很多也都是由于处理器不能正常工作。相当于人的大脑不能正常处理信息。一般来说,有两种可能导致这种情况,软件的bug,硬件的噪声。软件问题的话比如内存泄漏等等,情况很多。硬件话一般就是电源上的干扰,或者当然高速通信的时候,信号线上耦合的干扰会破坏时序,一样可能导致死机。最近碰到原创 2013-01-16 21:36:12 · 1833 阅读 · 1 评论 -
电子电路设计之工控设备抗干扰总结(单片机电路及PCB设计注意)
1 干扰的分类1.1. 干扰的分类干扰的分类有好多种,通常可以按照噪声产生的原因、传导方式、波形特性等等进行不同的分类。按产生的原因分:可分为放电噪声音、高频振荡噪声、浪涌噪声。按传导方式分:可分为共模噪声和串模噪声。按波形分:可分为持续正弦波、脉冲电压、脉冲序列等等。 1.2. 干扰的耦合方式干扰源产生的干扰信号是通过一定的耦合通道才对测控原创 2013-01-12 23:35:39 · 4701 阅读 · 1 评论 -
电磁阀&继电器抗干扰
在热控调试的过程中,由于电磁阀或继电器的干扰导致微机板卡通道甚至整个板卡损坏的现象屡见不鲜.随着微机控制系统的普及,目前无论大小机组的热控专业都大量地采用计算机控制,而电磁阀和继电器又是控制设备中不可缺少的控制电器,因此抑制电磁阀或继电器的干扰对微机控制系统具有极其重要的意义. 在成套控制系统中,常由可编程序控制器(PLC)或计算机分散型控制系统(DCS)的输出装置来控制电磁阀或继电器,由于转载 2013-01-05 20:09:28 · 7872 阅读 · 0 评论 -
继电器的驱动电路——两种电路引发的争论及思考
数周之前,我一直对继电器驱动电路耿耿于怀,因为无法分辨如下两种电路孰是孰非:(看到某一网友做出这样的感慨,有些电子工程师连三极管的基本原理和特性都没有搞清楚,真不知道现在的大学是干什么的。)【说明:由于与继电器并联的保护二极管并非本文讨论内容,所以图中均省略】图一:图二:在网上搜索之后发现,关于两图转载 2012-09-21 22:12:08 · 3300 阅读 · 0 评论 -
PCB中布线的传播延时公式
前半部分是是从altera整理来的资料。传播延时(tPD)是信号从一个点传播到另一个点所需要的时间。传输线传播延时是材料相对介电常数的函数。微带布局传播延时您可以使用公式 5 来计算微带线布局传播延时。公式 5:带状线布局传播延时您可以使用公式 6 来计算带状线布局传播延时。公式 6:图 9 显示了微带线和带状线传播延时与相对介电常数的关系。随着原创 2012-10-09 11:03:25 · 14339 阅读 · 0 评论 -
allegro中的约束对象及层次(Constraint Objects and Hierarchy)
约束对象及层次allegro平台支持强大的约束层次。他允许你在你的设计中,针对合适的对象并在合适的层次上面进行约束的设置。table-1中详细的给出了这种层次化的约束系统。这个表格给出了所以系统中的对象。不是所有的对象都会用到所有的领域中。而优先级较高的规则仍是适用整个系统的。Table 1-1 Constraint Object Hierarchy所有低翻译 2012-10-03 21:31:24 · 3269 阅读 · 0 评论 -
rs485网络相关知识
1 关于节点数:所谓节点数、即每个rs-485接口芯片的驱动器能驱动多少个标准rs-485负载、根据规定、标准rs-485接口的输入阻抗为≥12kω、相应的标准驱动节点数为32、为适应更多节点的通信场合、有些芯片的输入阻抗设计成1/2负载(≥24kω)、1/4负载(≥48kω)甚至1/8负载(≥96kω)、相应的节点数可增加到64、128和256、下列为常用的一些驱动ic比较:型转载 2013-07-05 10:30:06 · 1686 阅读 · 0 评论