- 博客(1)
- 资源 (2)
- 收藏
- 关注
原创 一个硬件高手的设计经验分享
特告:本文内容来自http://forum.eet-cn.com/FORUM_POST_10008_1200148073_0.HTM?click_from=8800040081,9949883691,2010-01-07,EECOL,FORUM_ALERT,与本人无关。一:成本节约现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K吧点评:市场上不存在5K的阻值,最接近的是 4.9
2010-01-07 09:03:00 418 1
从Simulink模型自动生成VHDL代码——基于DSP Builder的FPGA设计流程
介绍了基于Altera提供的DSP Builder开发工具从Simulink模型自动生成VHDL代码的一种新的FPGA设计
流程,并基于此流程实现了一个7阶FIR数字低通滤波器。
2010-01-01
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人