![](https://img-blog.csdnimg.cn/20201014180756928.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
FPGA
菊厂码农
。。。。。。。
展开
-
Quartus 软内核NIOS II 入门指导
一.背景介绍FPGA开发过程中,往往有许多重复性繁琐的事情要处理,这时候直接使用HDL编程实现,会很浪费资源;而且有些工作是不需要并行执行,这时候NIOS II 内核就提供了很好的解决方案。在ARM+FPGA或者DSP+FPGA的嵌入式应用领域下,当用户既要实现强大的CPU来完成大量工作;又需要利用FPGA的超高速短延时实现并行设计的情况。如果用户对CPU的处理速度要求不那么高,而且希望控制成本...原创 2019-04-10 19:50:47 · 4296 阅读 · 0 评论 -
MATLAB 生成 Verilog调用MIF 文件教程一
一.背景使用Verilog的内核RAM完成特殊函数的硬件设计,比如使用Sin(x)函数的Verilog设计。设计模块目的是在FPGA实现复杂的运算。二.方法Sin(x)在FPGA中的计算主要依靠的是查表法实现。查表法是快速高效的计算器计算方式,软件实现简单,该方法在要求实时高速的嵌入式芯片软件开发过程中经常使用。查表法实现Sin(x)函数的计算,根本问题是解决表中每个数据的计算,这里,采样...原创 2019-04-01 19:59:28 · 3421 阅读 · 0 评论 -
NIOS II 内核使用 之 代码保存FLASH(EPCSX芯片)
一.背景介绍介于最近在使用FPGA( altera芯片 CYCLONE IV E ) 做项目开发,遂在之前基础上深入探索。使用NIOS II 软内核开发FPGA,在损失一部分FPGA内存资源和逻辑资源的情况下,NIOS能够帮开发者实现类似在ARM、DSP中才能做了复杂逻辑、复杂计算和分析工作。- 二.工具1) Quartus ii V13.14 Bit322 ) 内部集成工具 ...原创 2019-04-13 18:46:26 · 2483 阅读 · 2 评论