ARM架构-异常中断

本文深入探讨了ARMv8/ARMv9架构中GIC(General Interrupt Controller)的工作原理,包括其在接收和处理硬件中断信号的角色,以及在不同CPU状态(REE, TEE, ATF)下处理NS-Group1中断的流程。通过详细的中断流程图和实例分析,阐述了GIC的中断路由模型和实际应用,为理解嵌入式系统的中断管理提供了清晰的指南。
摘要由CSDN通过智能技术生成

14天学习训练营导师课程:周贺贺《ARMv8/ARMv9架构-快速入门》

努力是为了不平庸~
学习有些时候是枯燥的,但收获的快乐是加倍的,欢迎记录下你的那些努力时刻(学习知识点/题解/项目实操/遇到的bug/等等),在分享的同时加深对于知识点的理解,同时吸收他人的奇思妙想,一起见证技术er的成长~
你可以从以下几个方面着手(不强制),或者根据自己对学习课程主题的理解创作,参考如下:

提醒:在发布作品前请把不用的内容删掉

学习知识点

0:GIC的概述(General Interrupt Controller)

1:软硬件下的中断流程图

2:中断的路由模型

3:9个中断实列

        示例1:CPU运行在REE,来了一个NS-Group1中断

        示例2:CPU运行在TEE,来了一个NS-Group1中断

        示例3:CPU运行在ATF,来了一个NS-Group1中断

学习笔记

0:GIC的概述(General Interrupt Controller)

        CPU接受外部的中断请求,并进行处理,其实是一个被动接受的过程,这样既能保证主任务的执行效率,又能及时获取外部的请求,从而处理重要的设备请求。

        

        GIC的作用:

                接受硬件中断信号,并进行简单处理,通过一定的设置策略(比如优先级排序等等),分给对应的CPU进行处理。

        如下图所示:

                GIC400 , A53(小核), A57(大核)都是通过片上总线AMBA相连。

        

 

1:软硬件下的中断流程图

        

 

2:中断的路由模型

        

 

 

3:9个中断实列

        CPU运行的状态:

                1:CPU正在Normal(REE)

                2:CPU正在Secure(TEE)

                3:ATF

        中断的类型:

                1:NS-group1中断 -> Linux kernel处理

                2:S-group1 中断 -> TE处理

                3:Group0中断 -> ATF处理

        示例1:CPU运行在REE,来了一个NS-Group1中断

        

 

        示例2:CPU运行在TEE,来了一个NS-Group1中断

        

 

        示例3:CPU运行在ATF,来了一个NS-Group1中断

        

 

个人学习计划

提示:可将你接下来的学习计划拆解成小目标,让学习更有计划和效率。

提醒:在发布作品前请把不用的内容删掉

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值