- 博客(5)
- 资源 (21)
- 收藏
- 关注
转载 Cortex-M3内核的异常处理机制
转自:http://www.ednchina.com/ART_8800511894_29_35572_AN_b3004107.HTM?jumpto=view_welcomead_1369986743051 CortexM3是ARM公司第一款基于ARMv7M的微控制器内核,在指令执行、异常控制、时钟管理、跟踪调试和存储保护等方面相对于ARM7有很大的区别。尤其在异常处理机制方面有很
2013-05-31 16:44:45 5545
转载 (转)在main()之前,IAR都做了啥?
转载地址:http://blog.csdn.net/kvs112219/article/details/6151393 首先系统复位时,Cortex-M3从代码区偏移0x0000'0000处获取栈顶地址,用来初始化MSP寄存器的值。接下来从代码区偏移0x0000'0004获取第一个指令的跳转地址。这些地址,是CM3要求放置中断向量表的地方。 这里是一个程序的启动
2013-05-29 17:15:30 722
转载 CMSIS标准 (Cortex Microcontroller Software Interface Standard)
4.1 CMSIS标准 ARM公司于2008年11月12日发布了ARMCortex微控制器软件接口标准CMSIS1.0。CMSIS是独立于供应商的Cortex-M处理器系列硬件抽象层,为芯片厂商和中间件供应商提供了简单的处理器软件接口,简化了软件复用工作,降低了Cortex-M上操作系统的移植难度,并减少了新入门的微控制器开发者的学习曲线和新产品的上市时间。
2013-05-27 11:47:15 1891
转载 TCP的确认延时机制及Windows系统的确认延时修改
前段时间在LPC1788下做基于TCP的数据传输,发现一个现象,就是建立TCP连接后,板子给PC发送一个数据包后等待PC的ack然后发送新的数据包,板子是阻塞式发送数据包,发现每个ack均是在200ms后收到,于是恶补TCP协议卷,发现有这样一个确认延时机制,以下是转载网上的文章(http://windows.chinaitlab.com/regedit/919714.html):
2013-05-23 15:48:22 2261
转载 集电极开路输出、开漏输出、推挽输出
集电极开路(OC)输出: 集电极开路输出的结构如图1所示,右边的那个三极管集电极什么都不接,所以叫做集电极开路(左边的三极管为反相之用,使输入为"0"时,输出也为"0")。对于图1,当左端的输入为“0”时,前面的三极管截止(即集电极C跟发射极E之间相当于断开),所以5V电源通过1K电阻加到右边的三极管上,右边的三极管导通(即相当于一个开关闭合);当左端的输入为“1”时,前面的三极
2013-05-23 15:18:45 1270
OPC-UA 规范(含全部part1-part13)
2019-04-09
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人