自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

ascend的专栏

纸上得来终觉浅,绝知此事要躬行

  • 博客(25)
  • 资源 (2)
  • 收藏
  • 关注

转载 Marvell面试经历 ZZ

接触到这家公司也是一个非常偶然的机会。一个上一级的师兄说他可以帮忙推荐,让我们都发邮件给他。抱着试试看的心情就将简历和成绩单发了过去。在差不多我都要忘记这家公司的名字时,手机响了,来电显示为一个上海的号码。我当时非常奇怪,貌似我和上海也没多大的瓜葛。来电的正是marvell公司,那人在电话里让我介绍了一下我做项目的情况,期间也提了一些关于项目的问题。最后和我说他们会到这边来进行面试,让我随时保持手

2014-02-27 21:02:56 2462 2

转载 Marvell 2014美满电子校园招聘全面启动!

Marvell 2014美满电子校园招聘全面启动!   Your Heart, Your Marvell!  美满生活,从芯开始!         接触核心技术,你将和来自各国的技术达人共同探讨Linux、Android、Hardware、ASIC…;   铸就美满未来,你将突破时空的界限,成就全球技术沟通和互联无极限的梦想;   在这里,你的工作让世界发生改变…   选择

2014-02-27 20:03:08 936

转载 【转】华为硬件工程师要求

数字芯片工程师负责数字芯片的详细设计、实现和维护以及综合、形式验证、STA、CRG设计等工作;2、及时编写各种设计文档和标准化资料,理解并认同公司的开发流程、规范和制度,实现资源、经验共享。微电子、计算机、通信工程、自动化、电磁场等相关专业;2、符合如下任一条件者优先:1)熟悉VHDL/Verilog、SV等数字芯片设计及验证语言,参与过FPGA设计或验证;2)具备

2014-02-27 19:50:33 3396

转载 【转】英文面试决胜关键

一、回避硬伤的三项注意事项  当面试进入一定阶段,有的企业根据需要,可能会加上英文面试,能到这个阶段,也预示着你正向梦想的职位最后冲刺,这轮面试的分量可想而知,所以你应该确保在面试中发挥最佳状态。毕业生求职攻克交流障碍,帮助自己回避硬伤的注意事项如下:  1.回答语速切莫过快  英文面试的第一目的是让国外主管了解你,甚至对你感兴趣,最重要的是展示你的综合素质,绝非单单的语言

2014-02-27 19:42:05 688

转载 丰富的笔面试经验2---少年仍需努力(EDN)

写在前面:今年的就业形势我就不多说了。。。上一篇的笔面试经历我觉得对群里的小伙伴或后面进来的小伙伴多多少少有些帮助,所以写了第二篇,一方面是对自己这一个多月来找工作的总结,另一方面给后续的小伙伴找工作提供点帮助; 我做的方向是IC(或soc或fpga开发)设计,如果有帮助请赞下,也让我觉得这么多的记录还是有用的。 有人问我最后工作去了哪,我比较偏向于去苏州,所以就去

2014-02-27 19:36:18 1360

转载 华为面试归来

考刚开始时虑到不会签华为,所以就没打算去参加华为的面试,但是后来仔细想了想这应该是一次满正规的面试,也许会对后面的面试有所帮助,所以就选择去了。面试安排时间为9月16号下午2:50,我15号的时候就过去准备了,下面记录一下历程,不够完整,忘对大家有所帮助。我面试的是芯片设计类的,我2点10分左右到的南京华为研究所,在软件大道站下,走1千米左右的路程就能看到了,现在大厅内登记,发一张卡贴在胸

2014-02-27 19:34:37 1141

转载 【转】项目面试-如何介绍自己的项目

这篇文章面向范围:CS或EE专业硕士,研究生期间参与过较正规项目,所投职位为Dev或Test。限定1:为何限定专业?我对这两个专业方向都比较了解,国内高校实验室的培养也大体了解,其他专业恐班门弄斧。限定2:该文章充其量解决从小到大的问题,不负责解决从无到有的问题。限定3:所投职位为纯技术职位(Test也希望是偏开发的Test),如果投PM甚至是Sales,对

2014-02-27 17:24:52 1455

转载 【转】常见面试问题

 面试问题1、 请你自我介绍一下自己好吗? 回答提示:一般人回答这个问题过于平常,只说姓名、年龄、爱好、工作经验,这些在简历上都有。其实,企业最希望知道的是求职者能否胜任工作,包括:最强的技能、最深入研究的知识领域、个性中最积极的部分、做过的最成功的事,主要的成就等,这些都可以和学习无关,也可以和学习有关,但要突出积极的个性和做事的能力,说得合情合理企业才会相信。企业很重视一个人的礼貌,

2014-02-27 17:22:59 580

转载 各大IT/IC公司offer比较

1:本人西电通院2013届毕业硕士,根据今年找工作的情况以及身边同学的汇总,总结各大公司的待遇如下,吐血奉献给各位学弟学妹,公司比较全,你想去的公司不在这里面,基本上是无名小公司了;但无名小公司有时也很给力。以下绝对是各大公司2013届校招的数据,少数几个是2012 2011的数据,都已经特别注明,数据真实重要性高于一切!!!2013年以前的数据来源:西电好网论坛和西电睿思论坛,应届生论坛,选

2014-02-27 17:08:10 9007 2

转载 独热码one-hot code

1.独热码概念           独热码,在英文文献中称做 one-hot code, 直观来说就是有多少个状态就有多少比特,而且只有一个比特为1,其他全为0的一种码制。通常,在通信网络协议栈中,使用八位或者十六位状态的独热码,且系统占用其中一个状态码,余下的可以供用户使用。       例如,有6个状态的独热码状态编码为:000001,000010,000100,001000,01

2014-02-27 16:45:57 3859

转载 找工作经历(供参考)

2007年10月10号晚上坐了30多小时的火车来到了南京航空航天大学.在之前已经有3家公司通知我去面试:南京沁恒科技有限公司.上海精视科技有限公司.上海高微仪器有限公司.10月10号晚上,参加索尼(苏州、无锡)的宣讲会:这是我到南京之后的参加的第一个校园宣讲会,怀着一颗好奇心来到南航的多媒体教室。但是结果却是让我失望的,他们竟然不要研究生,只要本科生,而且要本科

2014-02-26 16:10:12 2641

转载 FPGA工程师面试题目网络收集

1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系.异步逻辑是各时钟之间没有固定的因果关系. 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能.在硬件上,要用oc门来实现,由于不用 oc门可能使灌电流过大,而烧坏逻辑门. 同时在输出端

2014-02-20 15:23:26 1768

原创 FPGA中的锁存器(latch)、触发器(Flip-flop)、寄存器(register)(待补充)

latch 是电平触发,register 是边沿触发,register 在同一时钟边沿触发下动作,符合同 步电路的设计思想,而 latch 则属于异步电路设计,往往会导致时序分析困难,不适当的应 用 latch 则会大量浪费芯片资源。

2014-02-20 15:21:08 5130 1

原创 Verilog中reg型变量的综合效果(待补充)

在Verilog中最常用的两种数据类型是wire和reg,一般来说,wire型指定的数据和网线通过组合逻辑实现,而reg型指定的数据不一定用寄存器实现。也就是说reg型数据不一定综合成寄存器。下面的例子中将输出信号Dout定义为reg型,但是综合与实现结果却没有使用FF,该电路是一个纯组合逻辑设计。       module reg_cmd( input Rese

2014-02-20 15:13:04 3728 2

转载 8家公司笔面试经历-百度-联发科-瑞晟--

吐槽在前:应该说,无论是学校背景,专业知识,实习经历,亦或是项目经验,我自认为都还不错,但是没想到今年工作这么不好找。分析了一下原因:今年的形势真的不好,很多A类公司不招了,或招1个两个,导致很多A类学生到B类公司去参加应聘,B类学生被挤到C类公司,而C类公司也不怎么招,B类公司招的人数都是个位数。上面说的情况对大华为不算,他今年招的人数依然很多。项目经验丰富,但是不合口,

2014-02-20 14:37:57 1308

原创 Verilog 中的for语句

在C语言中,经常用到for循环语句,但在硬件描述语言中for语句的使用较C语言等软件描述语言有较大的区别。在Verilog中除了在Testbench(仿真测试激励)中使用for循环语句外,在Testbench中for语句在生成激励信号等方面使用较普遍,但在RTL级编码中却很少使用for循环语句。主要原因就是for循环会被综合器展开为所有变量情况的执行语句,每个变量独立占用寄存器资源,每条执行语

2014-02-19 15:11:05 6859

转载 Building Reliable and Efficint FPGA Designs

Adapt from Frank Nelson,the senior technical trainner  and course designer at Xilinx Inc.1.Don't use gate clocks.Don't route clock signals through the Look-Up Tables(LUTs).These "internally genera

2014-02-18 23:50:00 696

转载 一个工科研究生毕业后的职业规划

我今年39岁了,25岁研究生毕业,工作14年,回头看看,应该说走了不少的弯路,有一些经验和教训。现在开一个小公司,赚的钱刚够养家糊口的。看看这些刚毕业的学生,对前景也很迷茫,想抛砖引玉,谈谈自己的看法,局限于理工科的学生,我对文科的不懂,身边的朋友也没有这一类型的。  91年研究生毕业,那时出路就是1种:留在北京的国营单位,搞一个北京户口,这是最好的选择。到后来的2~3年内,户口落定了

2014-02-18 21:12:01 886 1

转载 4个FPGA工程师面试题目

FPGA与CPLD内部结构区别?      CPLD      以altraMAX7000这种PLD为例,可分为三块结构:宏单元(Marocell),可编程连线(PIA)和I/O控制块。宏单元是PLD的基本结构,由它来实现基本的逻辑功能。可编程连线负责信号传递,连接所有的宏单元。I/O控制块负责输入输出的电气特性控制,比如可以设定集电极开路输出,摆率控制,三态输出等。   

2014-02-17 17:16:14 6736

转载 嵌入式教学如何与企业需求相匹配?

高校:嵌入式教学如何改革?  嵌入式教学正在步入32位时代,老师们乐于教授原理和思想,学生们希望学到最前沿的知识、拥有最实用的技能,而企业则需要有经验、有潜力的工程师。如何兼顾已有的课程体系和不断变化的就业需求,如何融入新鲜的内容、提升学生的综合素质,正在考验着各大高校教师们的智慧。  此次会议的众多嘉宾中,既有桃李满天下的资深教授,也有热情洋溢、充满创新精神的年轻教师,他们针对教学中的种

2014-02-17 17:10:26 748

转载 国内嵌入式工程师薪酬TOP30公司

嵌入式是现在以及未来几年最热门和最受欢迎的的职业之一,目前市场对嵌入式工程师的需求量是非常大的,据权威部门统计,目前我国嵌入式人才缺口每年50万左右,为了进一步了解嵌入式薪资待遇情况,EEPW统计了对中国大陆嵌入式工程师薪酬TOP30公司(表1),为读者提供依据,数据仅供参考。本文引用地址:http://www.eepw.com.cn/article/174551.htm表1 中国

2014-02-17 17:05:46 7583

转载 大中华区FPGA工程师薪酬TOP15公司

薪资往往是绝大多数职场人选择职业的首要条件,为了帮助我们的读者了解FPGA工程师薪酬水平, EEPW统计了大中华区FPGA工程师薪酬TOP15公司(表1),为读者的薪酬及职业规划提供参考与借鉴。本文引用地址:http://www.eepw.com.cn/article/164481.htm表1 大中华区FPGA工程师薪酬TOP15公司  从这份表单大概可以看总体薪酬走向

2014-02-17 17:01:18 6210

原创 SignalTap的使用简介

1.SignalTap简介SignalTap II全称SignalTap II Logic Analyzer,是一款功能强大且极具实用性的FPGA片上debug工具软件,它集成在altera公司提供的FPGA开发工具Quartus II中,是第二代系统级调试工具,可以捕获和显示实时信号,观察在系统设计中的硬件和软件之间的互相作用。Quartus II软件可以选择要捕获的信号、开始捕获的时间

2014-02-16 21:13:41 2718

转载 建立时间和保持时间

时钟是整个电路最重要、最特殊的信号,系统内大部分器件的动作都是在时钟的跳变沿上进行, 这就要求时钟信号时延差要非常小, 否则就可能造成时序逻辑状态出错;因而明确FPGA设计中决定系统时钟的因素,尽量较小时钟的延时对保证设计的稳定性有非常重要的意义。  1.1 建立时间与保持时间  建立时间(Tsu:set up time)是指在时钟沿到来之前数据从不稳定到稳定所需的时间,如

2014-02-16 19:50:09 2182

转载 关于inline函数

(一)inline函数(摘自C++ Primer的第三版)         在函数声明或定义中函数返回类型前加上关键字inline即把min()指定为内联。   inline int min(int first, int secend) {/****/};      inline函数对编译器而言必须是可见的,以便它能够在调用点内展开该函数。与非inline函数不同的是,

2014-02-16 19:31:53 562

DE2引脚配置CSV文件

DE2开发板引脚配置信息,可以直接通过quartus ii 软件 assignments->import assignments导入,使用时注意引脚信息的对应关系。

2014-02-17

crc5_verilog

crc5的verilog实现和仿真。文件包括crc5.v和testbench文件crc5.vt以及仿真效果图。

2013-10-06

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除