模块SM481,SM432,SM711和利时,电路的延时通常在数纳秒至十数纳秒。模块SM481,SM432,SM711和利时与同样集成规模的FPGA芯片相比内部触发器的数量较少。大单元的CPLD较适合逻辑型系统,如控制器等,这种系统逻辑复杂,模块SM481,SM432,SM711和利时输入变量多,但对触发器的需求量相对较少。FPGA逻辑单元是小单元,其输入变量数通常只有几个,模块SM481,SM432,SM711和利时因而采用查表结构(即PROM形式),每单元只有1~2个触发器。这样的工艺结构占用芯片面积小,速度高,模块SM481,SM432,SM711和利时,每块芯片上能集成的单元数多,但逻辑单元的功能较弱。如欲实现一个较复杂的逻辑功能,需要几个这样的单元组合才能完成。模块SM481,SM432,SM711和利时,电路的延时时间不定,互连关系也较复杂。